Funciones lógicas Tema 4.

Slides:



Advertisements
Presentaciones similares
Capítulo 1 Algebra de Boole.
Advertisements

NOR NOT NAND Inversora No (NOT) S = ā Se fabrican en una entrada.
ALGEBRA DE BOOLE Y PUERTAS LÓGICAS
Compuertas lógicas.
Escalas de integración Familias lógicas
Instalación de Computadoras
Organización de Computadoras UNLA
CIRCUITOS ELECTRICOS Y ELECTRONICOS
Electromagnetismo en estado sólido II
Principales parámetros de las puertas lógicas.
Compuertas lógicas Puertas lógicas.
Introducción a la Electrónica
Algebra Booleana y Compuertas Lógicas
Teoría de la Computación
Álgebra de Boole Electrónica Digital
Universidad Autónoma San Francisco
Electrónica Digital.
CARRERA PROFESIONAL: Lengua, Traducción e Interpretación Asignatura: MATEMÁTICA Tema: “FUNCIONES LÓGICAS”
Familias Lógicas Circuitos Electrónicos Digitales
Departamento de Tecnología Curso: 4º E.S.O. I.E.S. Ana Mª Matute
Módulos combinacionales básicos
Circuitos Digitales M.C. Aglay González Pacheco Saldaña
TEMA 5. MÓDULOS ARITMÉTICOS AVANZADOS
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Álgebra Booleana.
Funciones lógicas Objetivos
COMPUERTAS LOGICAS Ing. Victor Manuel Mondragon M.
1 Familias Lógicas Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
EL PRIMER TRANSISTOR INSTITUTO POLITECNICO NACIONAL CENTRO DE INVESTIGACIÓN EN COMPUTACIÓN LABORATORIO DE MICROTECNOLOGIA Y SISTEMAS.
Lógica Positiva En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si quieres llamarlo así) y al 0 lógico el nivel mas.
ELECTRÓNICA DIGITAL 4º I.P. ELECTRÓNICA Fuensanta Torrano Ruiz-Funes
Tecnologías de las computadoras
INTEGRANTES: AYME QUISPE, Luis BÁEZ BAUTISTA, Miguel Magno PACHECO BERMUDO, Henry CHORRI…
Realizado por Carolina Rubio
Lógica Programable Electrónica Digital
REPRESENTACIÓN DE LA INFORMACIÓN
CLASE 2.
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
Circuitos lógicos combinacionales
Unidad Didáctica Electrónica Digital
Unidad I ÁLGEBRA BINARIA
1 © UPM-ETSISI Tema 7.-Tecnología de las Estructuras y Subsistemas Lógicos Combinacionales © UPM-ETSISI Tema 7 Tecnología de las Estructuras y Subsistemas.
Arquitectura de computadoras
Maestría en Ingeniería Electrónica
ELECTRÓNICA DIGITAL.
Circuitos Digitales I M.C. Aglay González Pacheco Saldaña
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
ELECTRÓNICA DIGITAL Se denomina señal a la información que representa una determinada magnitud física ( temperatura, presión, velocidad, etc ) y su evolución.
Minitérminos, maxitérminos
Ing. Tomas Martínez Martínez.
Reglas Básicas del Álgebra de Boole
UNIVERSIDAD AUTONOMA SAN FRANCISCO
Lógica digital.
FLIP - FLOP Oscar Ignacio Botero H..
COMPUERTAS LÓGICAS Oscar Ignacio Botero H..
GENERALIDADES LÓGICA AOI
1 Diseño VLSI Caracterización de circuitos MOS Enric Pastor Dept. Arquitectura de Computadors UPC.
Organización del Computador I Verano Aritmética (2 de 3) Basado en el capítulo 4 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
Flip-Flop Integrantes: Hesbon Esaù Torres Jaime
Compuertas lógicas INTRODUCCION
Unidad Didáctica Electrónica Digital 4º ESO. Guión electrónica digital Sistemas analógicos y digitales Sistemas de numeración Sistemas binarios Álgebra.
Unidad-3 Electrónica Digital
Diseño Digital FAMILIA LÓGICA TTL.
EJERCICIOS COMPUERTAS LÓGICAS. 1.- Escribe la expresión booleana de la salida (R y Z) de los circuitos siguientes:
Circuitos Combinacionales I
Tema 3. Diseño con circuitos comerciales
LAS COMPUERTAS LOGICAS Y SUS TABLAS DE VERDAD POR JULIAN ARANGO ARANGO.
Circuitos combinacionales II
Miguel Otoya Fabian Porras Gabriel Quesada Fabrizio Vegas Eduardo
Variables y operadores lógicos
Compuertas Lógicas
Transcripción de la presentación:

Funciones lógicas Tema 4

¿Qué sabrás al final del capítulo? Describir el funcionamiento del inversor y las puertas lógicas básicas (AND y OR) Describir el funcionamiento de las puertas NAND, NOR, XOR y XNOR Aplicaciones básicas de las puertas lógicas Dibujar cronogramas con las relaciones entre entradas y salidas de las puertas lógicas El significado de parámetros tecnológicos

El inversor

Inversor: Tabla de verdad Entrada Salida Bajo (0) Alto (1) Alto (1) Bajo (0) Ecuación booleana -> Salida = Entrada X = A

Inversor: Cronograma

Inversor: Aplicación

Puerta AND

AND: Tabla de verdad A B Salida (X) Bajo (0) Bajo (0) Bajo (0) Bajo (0) Alto (1) Bajo (0) Alto (1) Bajo (0) Bajo (0) Alto (1) Alto (1) Alto (1) Ecuación booleana -> X = AB

AND: Cronograma (I)

AND: Cronograma (y II) Todas tienen que estar ALTAS para que la salida sea ALTA

AND: Aplicación 1 (habilitar)

AND: Aplicación 2 (sistema alarma)

Puerta OR

OR: Tabla de verdad A B Salida (X) Bajo (0) Bajo (0) Bajo (0) Bajo (0) Alto (1) Alto (1) Alto (1) Alto (0) Alto (1) Alto (1) Alto (1) Alto (1) Ecuación booleana X = A+B

OR: Cronograma (I)

OR: Cronograma (y II) Todas las entradas BAJAS para que la salida sea BAJA

OR: Aplicación (anti intrusión)

Puerta NAND

NAND: Tabla de Verdad A B Salida (X) Bajo (0) Bajo (0) Alto (1) Bajo (0) Alto (1) Alto (1) Alto (1) Bajo (0) Alto (1) Alto (1) Alto (1) Bajo (0) Ecuación booleana X = AB

NAND: Cronograma (I)

NAND: Cronograma (y II) Todas las entradas deben ser ALTAS para que la salida sea BAJA

NAND: Equivalencia

NAND: Aplicación

NAND: Aplicación (cont.)

Puerta NOR

Tabla de verdad de la puerta NOR A B Salida (X) Bajo (0) Bajo (0) Alto (1) Bajo (0) Alto (1) Bajo (0) Alto (1) Bajo (0) Bajo (0) Alto (1) Alto (1) Bajo (0) Ecuación booleana X = A+B

NOR: Cronograma (I)

NOR: Cronograma (y II) Todas las entradas deben ser BAJAS para que la salida sea ALTA

NOR: Equivalencia

NOR: Aplicación

Puerta OR-Exclusiva (XOR)

XOR: Tabla de verdad A B Salida (X) Bajo (0) Bajo (0) Bajo (0) Bajo (0) Alto (1) Alto (1) Alto (1) Bajo (0) Alto (1) Alto (1) Alto (1) Bajo (0) Ecuación booleana X = A B+B A = AB

XOR: Cronograma

XOR: Aplicación (suma)

Puerta NOR-Exclusivo (XNOR)

XNOR: Tabla de verdad A B Salida (X) Bajo (0) Bajo (0) Alto (1) Bajo (0) Alto (1) Bajo (0) Alto (1) Bajo (0) Bajo (0) Alto (1) Alto (1) Alto (1) Ecuación booleana X = A B + B A = AB

XNOR: Cronograma

Problema ¿Qué puertas no funcionan correctamente?

Respuesta La 1ª y la 3ª no funcionan correctamente

Tecnología: Parámetros y características Retardo de propagación (propagation delay) Tensión de alimentación (DC Supply Voltage) DC (VCC) Consumo (Power dissipation) Niveles lógicos de entrada y salida Producto velocidad-potencia Carga y Fan-Out

Retardo de propagación

Fan-out

Ejemplos de chips reales

Resumen

Ya sabes… Describir el funcionamiento del inversor y las puertas lógicas básicas (AND y OR) Describir el funcionamiento de las puertas NAND, NOR, XOR y XNOR Aplicaciones básicas de las puertas lógicas Dibujar cronogramas con las relaciones entre entradas y salidas de las puertas lógicas El significado de parámetros tecnológicos

Final del Tema 4