Obtención de las funciones parciales y de salida 1 3 4 2 5.

Slides:



Advertisements
Presentaciones similares
2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Con la llegada definitiva de la nueva moneda, el euro, se hace preciso.
Advertisements

Compuertas lógicas.
Prof. Edgardo Vargas Moya
Escalas de integración Familias lógicas
Instalación de Computadoras
ELECTRICIDAD Y ELECTRONICA TEMA3 TECNOLOGIA 4º. ELEMENTOS ELECTRÓNICOS.
Organización de Computadoras UNLA
Electromagnetismo en estado sólido II
Compuertas lógicas Puertas lógicas.
SISTEMAS DIGITALES INTRODUCCION
Cibernética y Computación 1
Algebra Booleana y Compuertas Lógicas
Álgebra de Boole Electrónica Digital
Ejercicio compuestas lógicas “INVERSORES”
Recordando la línea de carga en el amplificador BJT
Departamento de Tecnología Curso: 4º E.S.O. I.E.S. Ana Mª Matute
Módulos combinacionales básicos
Lógica de Transferencia de Datos
REGISTROS DE DESPLAZAMIENTO
Circuitos Digitales M.C. Aglay González Pacheco Saldaña
AUTOMATIZACION INDUSTRIAL TRANSISTOR MOSFET
1 Familias Lógicas Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
INEL 4207 Gladys O. Ducoudray
Lógica Positiva En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si quieres llamarlo así) y al 0 lógico el nivel mas.
Unidad aritmético-lógica
Teorema del Binomio Ejercicios Resueltos Volver.
Tipos de circuitos.
Circuitos Digitales I MÓDULOS COMBINACIONALES
Tecnología de circuitos integrados
INTEGRANTES: AYME QUISPE, Luis BÁEZ BAUTISTA, Miguel Magno PACHECO BERMUDO, Henry CHORRI…
ARQUITECTURA DE COMPUTADORES
Realizado por Carolina Rubio
Lógica Programable Electrónica Digital
Circuitos Digitales MÓDULOS COMBINACIONALES
1 ICI-3018 ELECTROTECNIA Y ELECTRONICA Unidad I: Clase 1 Aspectos Administrativos UNIVERSIDAD DIEGO PORTALES Facultad de Ingeniería Escuela de Ingeniería.
Control y programación de sistemas automáticos: Álgebra de Boole
CLASE 2.
Circuitos Digitales.
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
Circuitos lógicos combinacionales
1 © UPM-ETSISI Tema 7.-Tecnología de las Estructuras y Subsistemas Lógicos Combinacionales © UPM-ETSISI Tema 7 Tecnología de las Estructuras y Subsistemas.
Sistemas Secuenciales Electrónica Digital
ELECTRÓNICA DIGITAL.
ARQUITECTURA DE COMPUTADORES
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
Modelo de Transistores Bipolares
Configuración de los Transistores
Reglas Básicas del Álgebra de Boole
UNIVERSIDAD AUTONOMA SAN FRANCISCO
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
Contenido Los puntos 9.7 y 9.8 no se dan 9.1. Revisión del concepto de máquina secuencial. Taxonomía Temporización en los circuitos lógicos síncronos.
UNIDAD EDUCATIVA FISCOMISIONAL DON BOSCO
1.3.1 Circuitos Recortadores
Recordando la línea de carga en el amplificador BJT
1 Diseño VLSI Caracterización de circuitos MOS Enric Pastor Dept. Arquitectura de Computadors UPC.
ELECTROTECNIA I CLASE N°
Tema: Las familias Lógicas.
Unidad-3 Electrónica Digital
Diseño Digital FAMILIA LÓGICA TTL.
El triunfo de la tecnología digital se fundamenta en lo simple que resulta diseñar y elaborar circuitos cuyas entradas y salidas pueden tener sólo.
Diseño de Circuitos Integrados para Comunicaciones Capítulo 4: Subsistemas integrados: procesamiento de datos.
EL HARDWARE. 1.- El ordenador ¿Qué es? Dispositivo electrónico que permite el tratamiento automático de la información. ¿lee solo el CD? ¿manda solo la.
TEMA 2: HARDWARE Y SISTEMAS OPERATIVOS
Compuertas Lógicas.  La lógica binaria tiene que ver con variables binarias y con operaciones que toman un sentido lógico. La manipulación de información.
Unidad 9. Fuentes de Alimentación lineales. MODULO I. MONTAJE DE COMPONENTES ELECTRÓNICOS.

Diseño VLSI Caracterización de circuitos MOS
Circuitos combinacionales II
Variables y operadores lógicos
02.- Transistores.
Transcripción de la presentación:

Obtención de las funciones parciales y de salida

1.- En una puerta NAND de 8 entradas si cuatro de ellas se conectan a nivel l ó gico “ 0 ”, su salida toma un valor: Alta impedancia Indeterminado Valor l ó gico ´1´ CUESTIONES 2.- Las formas de onda adjuntas corresponden a las entradas y salidas de un circuito combinacional, a la vista de ellas, puede decirse que: E1 E2 Salida La salida realiza la funci ó n l ó gica AND. La salida realiza la funci ó n l ó gica NOR La salida no puede ser correcta.

3.- En los circuitos CMOS, ¿ cu á l de las siguientes afirmaciones es cierta?: Cuando dos transistores est á n conectados en paralelo en la red nMOS, los de las mismas entradas en la red pMOS est á n en paralelo. Cuando dos transistores est á n conectados en serie en la red nMOS, los de las mismas entradas en la red pMOS est á n en serie. Cuando dos transistores est á n conectados en serie en la red nMOS, los de las mismas entradas en la red pMOS están en paralelo

EJERCICIO Dada la funci ó n 1)Implem é ntese con puertas l ó gicas b á sicas. 2)Desarr ó llese la funci ó n mediante el teorema de Shannon en las variables a y b, e implem é ntese con un multiplexor. ¿ Qu é dimensiones m í nimas deber á tener el multiplexor? ¿ Las entradas del multiplexor cuantos valores diferentes pueden tomar? 3)Desarr ó llese la funci ó n mediante el teorema de Shanonn en las tres variables e implem é ntense con un multiplexor. ¿ Qu é dimensiones m í nimas deber á tener el multiplexor? ¿ Las entradas del multiplexor cuantos valores diferentes pueden tomar?