Codificador de convolución

Slides:



Advertisements
Presentaciones similares
Modulator/Demodulator
Advertisements

Control del Enlace de Datos
BLOQUE 1 EQUIPOS INFORMÁTICOS
Circuitos de Conmutación
Almacenamiento de imágenes digitales
Sistemas de Control en Tiempo Discreto
Unidad 4 Transmisión Digital.
Circuitos Digitales y Microprocesadores
Compuertas lógicas Puertas lógicas.
Representación de la Información
Unidad aritmético-lógica
El nivel de la Microprogramación
Teoría de la Computación
Circuitos Combinacionales Comunes
Circuitos Combinacionales
Técnicas de Detección y Corrección de Errores
Sistemas Secuenciales
MICRO Y MACRO ARQUITECTURA
Electrónica Digital Unidad 3
Ing. Victor Manuel Mondragon M
TECNICAS DE DETECCIÓN DE ERROR
HAMING ALVARO CISNEROS.
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
SISTEMAS DE NUMERACIÓN
Códigos IRA Máster en Multimedia y Comunicaciones
EXAMEN CORTO SOBRE FLIP-FLOPS
Telefonía celular GSM y GPRS. TECNOLOGÍAS GSM-GPRS GPRSGSM.
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 13.
FUNCIONAMIENTO BÁSICO Fuente inicial:. Arquitectura de computadores Los computadores digitales utilizan como modelo para su funcionamiento y organización.
Convolución por bloques:
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
ELECTRÓNICA Y AUTOMATISMOS Bloques combinacionales
Integrantes:  Abad Vázquez Brandon Asael  Quintana Méndez Guillermo  Lemus Mandujano José Pedro.
Tema 2 LÓGICA COMBINACIONAL (I): FUNCIONES ARITMÉTICO-LÓGICAS (Tema 5 del libro)
Codificadores y Decodificadores
CODIGO GRAY Hasta la primera mitad de los años 1940 los circuitos lógicos digitales se realizaban con válvulas de vacío y dispositivos electromecánicos.años.
Unidad aritmético-lógica
CODIFICACIÓN DE LA INFORMACIÓN
Unidad 1: FUNDAMENTOS DE COMPUTACIÓN Y PSEUDOLENGUAJE
FUNCIONES MATEMATICAS Y TRIGONOMETRICAS EN EXCEL
CLASE 5.
Determinantes cálculo de determinantes
Diseño de Combinacionales. Diseño Combinacional El diseño consiste en crear un sistema que cumpla con unos requerimientos establecidos, siempre tratando.
Programación de Operaciones Básicas
Organización del Computador 1
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
Minitérminos, maxitérminos
Determinantes cálculo de determinantes
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
COMPUERTAS LÓGICAS Oscar Ignacio Botero H..
PRÁCTICO 2 NIVEL DE ENLACE DE DATOS DELIMITADOR DE FRAMES DETECCIÓN DE ERRORES CONTROL DE FLUJO Comunicación de Datos I.
Organización del Computador I Verano Aritmética (2 de 3) Basado en el capítulo 4 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
Diseño jerárquico con VHDL
de la Información en Computadoras
Matemática de Redes Doc. Anna Dugarte.
Compuertas lógicas INTRODUCCION
CONJUNTO DE INSTRUCCIONES Maquinas Digitales
José Alvarado – Cristian Anzola
UNIDAD 2. DISEÑO LÓGICO DE PROCESADORES: UNIDAD ARITMÉTICO-LÓGICA Ing. Elizabeth Guerrero V.
Mapa Conceptual Edgar Barrera Meza ICA.
CB303 Es un módulo de sonido analógico, en el que se ha intentado mantener el sonido duro y la estética en la serigrafía de la maravillosa máquina de los.
Subsistemas aritméticos y lógicos
Maestría en Ciencias de la Computación Arquitectura de Computadoras
 PRESENTADO POR : ANDRES MAYORGA DANIELA PAEZ VEGA.
Circuitos Combinacionales I
Representación de la Información en el Computador Prof. Manuel B. Sánchez.
Circuitos combinacionales II
Titulación: Grado en Ingeniería de Computadores
Modulo 4.
AGENDA DE LA SESION Exposición de Equipo Tema: Cifradores por Sustitución Monográmica Polialfabeto - Cifrado de Vernam Resolución de Ejercicios CRIPTOGRAFIA.
Transcripción de la presentación:

Codificador de convolución Asumiendo que el código de convolución está compuesto por la suma módulo 2 de los dos bits de datos más recientes, entonces dos bits de salida se generarán por cada bit: un bit de datos y uno de paridad. Si se asume que el primer bit que genere el codifiacdor es el mismo bit de datos, el segundo será la suma módulo 2 del bit de datos actual y del anterior. b3b2b1 P3b3P2b2P1b1 1101 01111011

Codificador de convolución Vamos a colocar los bits 0110 en el codificador Primero entra el 0 T bits de salida Bit de entrada 1 00 Bloques de retardo de tiempo Compuertas lógicas XOR Nota: dentro del codificador hay dos ceros (00) y la salida tiene dos ceros {00}

Codificador de convolución Vamos a colocar los bits 0110 en el codificador Luego entra el 1 T bits de salida Bit de entrada 1 11 00 Bloques de retardo de tiempo Compuertas lógicas XOR Nota: dentro del codificador hay un uno y un cero (10) y la salida tiene dos unos {11}

Codificador de convolución Vamos a colocar los bits 0110 en el codificador Luego entra el 1 T bits de salida Bit de entrada 1 01 11 00 Bloques de retardo de tiempo Compuertas lógicas XOR Nota: dentro del codificador hay dos unos (11) y la salida tiene un cero y un uno {01}

Codificador de convolución Vamos a colocar los bits 0110 en el codificador Finalmente entra el 0 T bits de salida Bit de entrada 1 01 00 Bloques de retardo de tiempo Compuertas lógicas XOR 11 Nota: dentro del codificador hay un cero y un uno (01) y la salida tiene un cero y un uno {01}