La descarga está en progreso. Por favor, espere

La descarga está en progreso. Por favor, espere

N entradas 2 n salidas activas en bajo Una y sola una es activadaDecodificadores.

Presentaciones similares


Presentación del tema: "N entradas 2 n salidas activas en bajo Una y sola una es activadaDecodificadores."— Transcripción de la presentación:

1 n entradas 2 n salidas activas en bajo Una y sola una es activadaDecodificadores

2 DECODIFICADOR DE 2 A 4 LINEAS: TABLA DE VERDAD A B Y0 Y1 Y2 Y3 G EntradasSalidas BAGY0Y1Y2Y3 XX11111 0000111 0101011 1001101 1101110 Decodificadores

3 F = A,B,C (0,3,5,7) El decodificador como Generador de funcionesDecodificadores

4 INTEGRADODECODIFICADORSEÑALES DE HABILITACION 74LS 1392 a 4 líneas - DobleG (activa en cero) 74LS1383 a 8 líneasG1 (activa en uno) G2=G2A+G2B (activa en cero) 74LS1544 a 16 líneasG1,G2 (activa en cero) 74LS42/54 a 10 líneas ó BCD a decimal 74LS1552 a 4 líneas -DobleG1 (activa en bajo), C1 (activa en alto) G2 (activa en bajo), C2 (activa en bajo) Decodificadores Circuitos decodificadores TTL

5 Multiplexores Salida Ent 0 Ent 1 Ent 2 Ent 3 Selector de datos o MUX

6 Multiplexores INTEGRADOMULTIPLEXORSEÑALES DE HABILITACION 74LS 1501 de 16Strobe (activa en cero habilita el circuito).Salida W invertida 74LS 1511 de 8Strobe (activa en cero habilita el circuito).Salidas Y y W complementarias. 74LS 1532 (1 de 4)Selección común. Señales de Strobe 1G y 2G separadas. 74LS 1574 (1 de 2)Strobe (activa en cero). Una palabra de 4 bits es seleccionada de dos fuentes. Circuitos multiplexores TTL

7 El Multiplexor como generador de funcionesMultiplexores

8 ENTRADASSALIDA ABCDY 00000 0 00010 00101 1 00111 01000 D 01011 01101 1 01111 10000 D 10011 10100 0 10110 11001 11010 11100 D 11111 El Multiplexor como generador de funcionesMultiplexores

9 Conexiones en cascadaMultiplexores

10 Diseñe un multiplexor de 1 de 32 líneas con multiplexores de 1 de 8 líneas a)Usando multiplexores y decodificadores b) Usando solo multiplexoresMultiplexores

11 Básicamente son enrutadores de señales. in Sal 0 Sal 1 Sal 2 Sal 3 DEC Sal 0 Sal 1 Sal 2 Sal 3 A B EN inDemultiplexores

12 Sumadores de 1 bit Circuitos Aritméticos

13 FA B n A n SnSn C n+ 1 CnCn C0C0 C1C1 C2C2 FA B 2 A 2 S2S2 FA B 1 A 1 S1S1 FA B 0 A 0 S0S0 SUMADOR DE 4 BITS Circuitos Aritméticos

14 MANEJO DE NÚMEROS CON SIGNO Signo y magnitud : +50.0101 -51.0101 0 : números positivos 1: números negativos SM Complemento a 1´s : +50.0101 -51.1010 Complemento a 2´s : Complemento a 1´s + 1 +50.0101 -51.1010 +1 = 1.1011 Circuitos Aritméticos

15 +50.0101+70.0111 +70.0111-51.1011 ----------------------------------- -71.1001-71.1001 +50.0101-51.1011 ----------------------------------- OPERACIONES EN COMPLEMENTO A 2´S Circuitos Aritméticos

16 +50.0101+70.0111 +70.0111-51.1011 ----------------------------------- +120.1100+20.0010 -71.1001-71.1001 +50.0101-51.1011 ----------------------------------- -21.1110-121.0100 OPERACIONES EN COMPLEMENTO A 2´S Circuitos Aritméticos

17 Realice las siguientes operaciones: +57-57 +75-75 Con números signados de 8 bits : 1 de signo y 7 de magnitud Qué ocurre ? Funciona ? Circuitos Aritméticos

18 0 1 1 0 -------------------------------------------- +57 0.0111001-571.1000111 +75 0.1001011-751.0110101 -------------------------------------------- +132 1.0000100-1320.1111100 CsCs C s+1 No corresponden a los valores en decimal. HAY OVERFLOW CsCs C s+1

19 Diseñe una unidad aritmética que, mediante una entrada de selección S, sume ó reste dos números binarios de 4 bits con signo. Circuitos Aritméticos

20 CIRCUITO SUMADOR RESTADOR Circuitos Aritméticos


Descargar ppt "N entradas 2 n salidas activas en bajo Una y sola una es activadaDecodificadores."

Presentaciones similares


Anuncios Google