GLOSARIO DIGITALES BIT: es la mínima unidad de almacenamiento y se representa por un “0” o un “1” lógico.  “0” es ausencia de señal  “1” es presencia.

Slides:



Advertisements
Presentaciones similares
FAMILIAS LÓGICAS TTL-CMOS
Advertisements

CIRCUITOS COMBINACIONALES
Prof. Edgardo Vargas Moya
Instituto Tecnológico de Oaxaca
Circuitos Integrados.
CIRCUITOS DIGITALES Estos se construyen con circuitos integrados (CI) cristales de silicio semiconductor, el cual contiene componentes eléctricos para.
Familia TTL. Introducción.
Principales parámetros de las puertas lógicas.
Cibernética y Computación 1
Introducción Control digital
CLASE 6.
Unidad aritmético-lógica
Clasificación de los circuitos integrados de acuerdo a su tamaño:
Teoría para la práctica 1
Memorias – Introducción
Circuito divisor de Frecuencia x 2
Familias Lógicas Circuitos Electrónicos Digitales
Demultiplexor y Chip 74LS154
Módulos combinacionales básicos
Tema 3: Lógica Combinacional (II): Ruta de Datos.
Conversiones entre Sistemas Numéricos
Jesús Francisco Delgado Campos Erick David Martínez Miranda Bryan Moran Ramírez Cristhian Araujo Aguirre Equipo #7.
Circuitos Digitales M.C. Aglay González Pacheco Saldaña
TEMA 5. MÓDULOS ARITMÉTICOS AVANZADOS
EXAMEN CORTO SOBRE FLIP-FLOPS
Integrantes del equipo “E”: Castañeda Martínez Carlos Montecillo Mancera Andrés Silva Alvares carolina.
U NIVERSIDAD A UTÓNOMA S AN F RANCISCO CARRERA PROFESIONAL: Turismo, Hotelería y Gastronomía Asignatura: Matemática Tema: “CODIGO BINARIO”
Transformación de los Datos en Información leCCI Ó N 7.
Consuelo Alexandra Cerna Pila Andrea G. Malla Rodríguez
1 Familias Lógicas Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
Introducción a los Sistemas Digitales Tema 1 1. ¿Qué sabrás al final del tema? n Diferencia entre analógico y digital n Cómo se usan niveles de tensión.
Unidad aritmético-lógica
Circuitos Digitales I MÓDULOS COMBINACIONALES
ARQUITECTURA DE COMPUTADORES
Lógica de Tres Estados (TRI-STATE)
Electrónica digital Instrumentacion2008/Clases/Logicas.ppt Rev
Circuitos Digitales MÓDULOS COMBINACIONALES
ELECTRONICA TERCERO ESO tema8.
SEMICONDUCTORES Y CIRCUITOS INTEGRADOS
CLASE 5.
Circuitos Digitales.
Página 1 09/01/2005 Materia: Tecnología de la Información Curso: Profesora Ariana Rosenthal Tecnología de la Información Profesora Ariana Rosenthal Hardware.
ELECTRICIDAD Y ELECTRÓNICA
1 © UPM-ETSISI Tema 7.-Tecnología de las Estructuras y Subsistemas Lógicos Combinacionales © UPM-ETSISI Tema 7 Tecnología de las Estructuras y Subsistemas.
TERMÓMETRO Sensor de temperatura con conexión al PC Joaquín Llano Montero Javier Moreno García José Luis Leal Romero.
Tendencias Generales Dotación física Software lógica Más pequeño
Generación De Los PC y Clasificación
NOCIONES BÁSICAS COMPUTO II
FAMILIA LÓGICA TTL POR: ALEJANDRO SALVADOR HERNANDEZ
UNIDADES.
El microprocesador.
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
Prácticas de Laboratorio de Física 2
SISTEMAS NUMÉRICOS Oscar Ignacio Botero H..
COMPUERTAS LÓGICAS Oscar Ignacio Botero H..
Familias Lógicas Circuitos Electrónicos Digitales
Familias Lógicas Circuitos Electrónicos Digitales
NATURALEZA DE ELETRICIDAD
CONEXIÓN EN SERIE-PARALELO-MIXTO
UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA
Tema: Las familias Lógicas.
Tecnología e Informática
Unidad-3 Electrónica Digital
Ingeniería en Informática F UNDAMENTOS DE C OMPUTACIÓN B ACHILLERATO EN I NGENIERÍA I NFORMÁTICA L IC. C ARLOS H. G UTIÉRREZ L EÓN.
Diseño Digital FAMILIA LÓGICA TTL.
Circuitos Combinacionales I
Arquitectura de Computadores Clase 17 Tecnologías de Memorias IIC 2342 Semestre Rubén Mitnik Pontificia Universidad Católica de Chile Escuela de.
Elementos básicos eléctricos y electrónicos
Tema 3. Diseño con circuitos comerciales
Ronald J. Tocci and Neal S. Widmer Digital Systems, Eighth Edition Copyright ©2001 by Prentice-Hall, Inc. Upper Saddle River, New Jersey All rights.
Transcripción de la presentación:

GLOSARIO DIGITALES BIT: es la mínima unidad de almacenamiento y se representa por un “0” o un “1” lógico.  “0” es ausencia de señal  “1” es presencia de señal NIBBLE: es un conjunto conformado por 4 bits = 1 nibble BYTE: es un conjunto conformado por 8 bits o 2 conjuntos conformados por 2 nibbles byte 2 nibbles

PONDERACIÓN: es determinar el peso de un elemento de un conjunto. 513 LSB: Bit Menos Significativo – Least Significant Bit, es la posición de bit en un número binario que tiene el menor valor o ponderación (el situado más a la derecha). MSB: Bit Más Significativo – Most Significant Bit, es el bit, que de acuerdo a su posición, tiene el mayor valor (el situado más a la izquierda). GLOSARIO DIGITALES …cont Unidades Decenas Centenas MSBLSB

NIVEL LÓGICO BAJO: nivel de voltaje mínimo, se toma como un “0” lógico, o sea ausencia de señal (“L” Low). NIVEL LÓGICO ALTO: nivel de voltaje máximo, se toma como un “1” lógico, o sea presencia de señal (“H” High). FLANCO POSITIVO: es la transición entre el estado BAJO y el ALTO, también es llamado flanco de subida. FLANCO NEGATIVO: es la transición entre el estado ALTO y el BAJO, también es llamado flanco de caída. GLOSARIO DIGITALES …cont

RETARDO DE PROPAGACIÓN (tp): es el tiempo que tarda la salida de una compuerta en cambiar de estado después de que haya cambiado la entrada, estos tiempos se miden en ns (nano segundos, s). GLOSARIO DIGITALES …cont

FAN OUT: es el factor de salida cuando a una de ellas se le conectan varias entradas de otras compuertas; en otras palabras, es la cantidad de compuertas lógicas que puede soportar una sola salida. FAN IN: es el factor de entrada para compuertas que tienen varias de ellas; en otras palabras, es la cantidad de entradas que puede tener una compuerta lógica simultáneamente. BCD: Decimal Codificado en Binario – Binary Coded Decimal, es la representación de los números decimales (0 al 9) escritos en sistema numérico binario. GLOSARIO DIGITALES …cont

LÓGICA TRI-STATE: es una lógica que posee una terminal adicional en las compuertas para poder habilitar o deshabilitar la utilización de dicha compuerta. La terminal TRI-STATE se une en paralelo con la salida de la compuerta y de ésta forma seleccionar cual compuerta utilizar o habilitar. Las compuertas no habilitadas poseen en su salida una alta impedancia (Hi–Z). GLOSARIO DIGITALES …cont La compuerta lógica es habilitada cuando la terminal TS está en nivel bajo “0”, observe que la terminal tiene un círculo e indica negación; el resto del comportamiento estando habilitada es el de una compuerta NAND común. La compuerta lógica es habilitada cuando la terminal TS está en nivel alto “1”, observe que la terminal no tiene un círculo; el resto del comportamiento estando habilitada es el de una compuerta NAND común.

GLOSARIO DIGITALES …cont TTL (Transistor Transistor Logic – Lógica Transistor Transistor). CMOS (Complementary Metal Oxide Semiconductor – Semiconductor de Óxido Metálico Complementario). LÓGICA OPEN COLLECTOR: son compuertas que tienen la salida abierta, o sea sin resistencia de colector en el transistor de salida, por lo que hay que colocársela externamente.

TTLCMOS Nombre de la Familia Lógica Transistor Transistor Semiconductor de Óxido Metálico Complementario Voltaje de Alimentación4,75v y 5,25v3v y 16v Niveles lógicos de Entrada Estado Bajo = 0v a 0,8v Estado Alto = 2v a 5v Estado Bajo = 0v a 1,5v Estado Alto = 3,5v a 5v Niveles lógicos de Salida Estado Bajo = 0v a 0,4v Estado Alto = 2,4v a 5v Estado Bajo = 0v a 0,01v Estado Alto = 4,9v a 5v Series de referencias comerciales 74xxxx excepto las series 74C y 74HC 40xxxx, 45xxxx, 47xxxx, 74Cxxxx, 74HCxxxx Series de referencias militares 54xxxx excepto las series 54C y 54HC 74C y 74HC Asume las terminales de entrada desconectadas como Alto = High (H) = “1”Bajo = Low (L) = “0” Susceptibles a la Electricidad Estática No son susceptibles Si, pueden dañarse cuando se manipulan debido a la electricidad estática generada por el cuerpo humano Fan Out (típico)1050 Velocidad de TransmisiónEs mayor, hasta 35MhzEs menor, hasta 10Mhz Consumo de Potencia Mayor debido a la mayor velocidad de transmisión Menor debido a menor velocidad de transmisión Degradación aceptable de la señal de Salida Hasta 1 metroVarios metros CostoMenorMayor FAMILIAS LÓGICAS TTL Y CMOS

SSI (SMALL SCALE INTEGRATION, INTEGRACIÓN A PEQUEÑA ESCALA): contiene hasta 10 compuertas lógicas. MSI (MEDIUM SCALE INTEGRATION, INTEGRACIÓN A MEDIANA ESCALA): contiene entre 10 y 100 compuertas lógicas. LSI (LARGE SCALE INTEGRATION, INTEGRACIÓN A GRAN ESCALA): contiene entre 100 y compuertas lógicas. VLSI (VERY LARGE SCALE INTEGRATION, INTEGRACIÓN A MUY ALTA ESCALA): contiene y compuertas lógicas. UVLSI (ULTRA VERY LARGE SCALE INTEGRATION, ULTRA ALTA ESCALA DE INTEGRACIÓN): más de compuertas lógicas. CLASIFICACIÓN DE LOS CIRCUITOS INTEGRADOS

EVOLUCIÓN TX AL IC

CONFIGURACIÓN DIPSUICHE ON Sw abierto = “1” Sw cerrado = “0” Interruptor en reposo = “1” o nivel alto (H = High) Un DIPSUICHE es un conjunto de interruptores eléctricos encapsulados en un formato llamado (DIP) Dual In-line Package – Encapsulado de Doble Fila de terminales.

ON Sw abierto = “0” Sw cerrado = “1” Interruptor en reposo = “0” o nivel bajo (L = Low) CONFIGURACIÓN DIPSUICHE …cont

Para realizar el crucigrama debe tener acceso a la internet ya que es en línea, de clic en el botón Cruci-glosario. Si la respuesta es una palabra compuesta, deje un espacio entre ellas al digitarla. CRUCIGRAMA CRUCI-GLOSARIO