DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL

Slides:



Advertisements
Presentaciones similares
ALGEBRA DE BOOLE Y PUERTAS LÓGICAS
Advertisements

CIRCUITOS SECUENCIALES E.U.I.T. Informática de Gijón
Diseño de Circuitos Lógicos Secuenciales1
Circuitos secuenciales
Funciones lógicas Tema 4.
Instalación de Computadoras
Organización de Computadoras UNLA
CIRCUITOS ELECTRICOS Y ELECTRONICOS
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
1 UNIVERSIDAD NACIONAL DE INGENIERIA LOGICA COMBINACIONAL Y SECUENCIAL FACULTAD DE INGENIERIA QUIMICA Y MANUFACTURERA Ing. JORGE COSCO GRIMANEY CONTROLES.
Compuertas lógicas Puertas lógicas.
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Circuitos digitales secuenciales I: Resumen del contenido
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
Algebra Booleana y Compuertas Lógicas
Teoría de la Computación
Álgebra de Boole Electrónica Digital
Flip-Flop RS.
 SON FUNCIONES LÓGICAS  REPRESENTADAS POR TABLAS DE VERDAD  SIMPLIFICABLES POR LÓGICA BOOLEANA  SIMPLIFICABLES POR KARNAUGH  APLICACIONES: funciones.
Electrónica Digital.
EXAMEN CORTO SOBRE FLIP-FLOPS
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Álgebra Booleana.
Organización del Computador 1
CIRCUITOS DIGITALES II: Análisis de Sistemas Secuenciales
Análisis de Sistemas Secuenciales
EXAMEN CORTO SOBRE FLIP-FLOPS
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
COMPUERTAS LOGICAS Ing. Victor Manuel Mondragon M.
Lógica Positiva En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si quieres llamarlo así) y al 0 lógico el nivel mas.
ELECTRÓNICA DIGITAL 4º I.P. ELECTRÓNICA Fuensanta Torrano Ruiz-Funes
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
ARQUITECTURA DE COMPUTADORES
Lógica de Tres Estados (TRI-STATE)
ARQUITECTURA DE COMPUTADORES
Maestría en Ingeniería Electrónica
Circuitos Digitales.
Organización del Computador 1
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
ALGEBRA DE BOOLE UNLA Organización de Computadoras (2015)
Unidad I ÁLGEBRA BINARIA
1 © UPM-ETSISI Tema 7.-Tecnología de las Estructuras y Subsistemas Lógicos Combinacionales © UPM-ETSISI Tema 7 Tecnología de las Estructuras y Subsistemas.
Arquitectura de computadoras
Maestría en Ingeniería Electrónica
Sistemas Secuenciales Electrónica Digital
ARQUITECTURA DE COMPUTADORES
Organización del Computador 1
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
ELECTRÓNICA DIGITAL Se denomina señal a la información que representa una determinada magnitud física ( temperatura, presión, velocidad, etc ) y su evolución.
Minitérminos, maxitérminos
Ing. Tomas Martínez Martínez.
UNIVERSIDAD AUTONOMA SAN FRANCISCO
FLIP - FLOP Oscar Ignacio Botero H..
Alumno: Gerardo Mario Valdés Ortega
Flip-Flop Integrantes: Hesbon Esaù Torres Jaime
Compuertas lógicas INTRODUCCION
Biestables Tema 8.
EJERCICIOS COMPUERTAS LÓGICAS. 1.- Escribe la expresión booleana de la salida (R y Z) de los circuitos siguientes:
Introducción al Algebra de Boole Principios de Lógica Digital
Circuitos secuenciales 2
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
CIRCUITOS COMBINACIONALES Y SECUENCIALES. SON FUNCIONES LÓGICAS REPRESENTADAS POR TABLAS DE VERDAD SIMPLIFICABLES POR LÓGICA BOOLEANA SIMPLIFICABLES.
Organización del Computador 1 Lógica Digital 2 Circuitos y memorias.
LAS COMPUERTAS LOGICAS Y SUS TABLAS DE VERDAD POR JULIAN ARANGO ARANGO.
Circuitos combinacionales II
Variables y operadores lógicos
componentes 1 Decodificador 74S47 1 Contador Display ánodo común 7 Resistencias 500 ohmios ( R1-R7 ) 1 Resistencia de 330 ohmios ( R9 ) 2 Leds.
Sistemas Secuenciales Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
Sistemas Secuenciales Electrónica Digital. Combinacional: las salidas dependen de las entradas Secuencial: las salidas dependen de las entradas y de valores.
Transcripción de la presentación:

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2 Celdas básicas secuenciales ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj S (Set) = Poner a 1 la salida Q R (Reset) = Poner a 0 la salida Q Se le dice activo en bajo, porque cuando S = 0, la salida Q = 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj TABLA DE VERDAD ELIMINANDO LOS 1’S A B Y 1 A B Y 1 UN 0 EN CUALQUIER ENTRADA FORZA UN 1 EN LA SALIDA ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj Cuando S = 0 y R = 1, ¿qué sucede? S R Qt + 1 /Qt + 1 1 1 1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj Cuando S = 1 Y R = 0, ¿qué sucede? 1 S R Qt + 1 /Qt + 1 1 1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj Cuando S = 0 Y R = 0, ¿qué sucede? S R Qt + 1 /Qt + 1 1 1 1 1 1 1 NOTA: SE DICE QUE EL FF SE INDETERMINA YA QUE LAS SALIDAS NO SON COMPLEMENTARIAS ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj Cuando S = 1 Y R = 1, ¿qué sucede? T1 1 T0 SUPONER QUE EN UN TIEMPO T0, S = 1 Y R = 0; POR LO TANTO Q = 0 Y /Q = 1 DESPUÉS, EN UN TIEMPO T1, S = 1 Y R = 1; POR LO TANTO Q = ¿? Y /Q = ¿? LA SALIDA DE LA COMPUERTA CUYA ENTRADA NO CAMBIÓ, SE CONSERVA SE DICE QUE LA SALIDA SE CONSERVA O “SIN CAMBIO” 1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj Cuando S = 1 Y R = 1, ¿qué sucede? T1 1 T0 1 SUPONER QUE EN UN TIEMPO T0, S = 0 Y R = 1; POR LO TANTO Q = 1 Y /Q = 0 1 DESPUÉS, EN UN TIEMPO T1, S = 1 Y R = 1; POR LO TANTO Q = ¿? Y /Q = ¿? LA SALIDA DE LA COMPUERTA CUYA ENTRADA NO CAMBIÓ, SE CONSERVA SE DICE QUE LA SALIDA SE CONSERVA O “SIN CAMBIO” 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.1 Celda básica RS con NAND sin reloj S R Qt + 1 /Qt + 1 X 1 Qt /Qt ( 1 ) ( 2 ) ( 1 ) LA SALIDA INDETERMINADA SE DENOMINA “X” O “IND” ( 2 ) LA SALIDA SE DENOMINA Qt, DONDE Qt PUEDE SER 0 Ó 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj S (Set) = Poner a 1 la salida Q R (Reset) = Poner a 0 la salida Q Se le dice activo en alto, porque cuando S = 1, la salida Q = 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj TABLA DE VERDAD ELIMINANDO LOS 0’S A B Y 1 A B Y 1 UN 1 EN CUALQUIER ENTRADA FORZA UN 0 EN LA SALIDA ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj Cuando S = 0 Y R = 1, ¿qué succede? 1 S R Qt + 1 /Qt + 1 1 1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj Cuando S = 1 Y R = 0, ¿qué sucede? S R Qt + 1 /Qt + 1 1 1 1 1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj Cuando S = 1 Y R = 1, ¿qué sucede? 1 S R Qt + 1 /Qt + 1 1 1 1 1 NOTA: SE DICE QUE EL FF SE INDETERMINA YA QUE LAS SALIDAS NO SON COMPLEMENTARIAS ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj Cuando S = 0 Y R = 0, ¿qué sucede? T1 T0 1 SUPONER QUE EN UN TIEMPO T0, S = 1 Y R = 0; POR LO TANTO Q = 0 Y /Q = 1 1 DESPUÉS, EN UN TIEMPO T1, S = 0 Y R = 0; POR LO TANTO Q = ¿? Y /Q = ¿? LA SALIDA DE LA COMPUERTA CUYA ENTRADA NO CAMBIÓ, SE CONSERVA SE DICE QUE LA SALIDA SE CONSERVA O “SIN CAMBIO” ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj Cuando S = 0 Y R = 0, ¿qué sucede? T1 T0 SUPONER QUE EN UN TIEMPO T0, S = 0 Y R = 1; POR LO TANTO Q = 0 Y /Q = 1 DESPUÉS, EN UN TIEMPO T1, S = 0 Y R = 0; POR LO TANTO Q = ¿? Y /Q = ¿? LA SALIDA DE LA COMPUERTA CUYA ENTRADA NO CAMBIÓ, SE CONSERVA SE DICE QUE LA SALIDA SE CONSERVA O “SIN CAMBIO” 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.2 Celda básica RS con NOR sin reloj S R Qt + 1 /Qt + 1 Qt /Qt 1 X ( 1 ) ( 2 ) ( 1 ) LA SALIDA SE DENOMINA Qt, DONDE Qt PUEDE SER 0 Ó 1 ( 2 ) LA SALIDA INDETERMINADA SE DENOMINA “X” O “IND” ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Si J ≠ K, la salida Q toma el valor de J. Si J = K, la salida Q toma el valor de /Q, es decir, la salida conmuta. No se indetermina. ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 0 Y /Q = 1, además, J = K = 0;¿qué succede? UN 0 EN CUALQUIER ENTRADA DE LA COMPUERTA AND FORZA UN O EN SU SALIDA POR TABLA DE VERDAD DEL SR, UN 0 EN AMBAS ENTRADAS CONSERVA LA SALIDA (Qt) 1 1 J K Qt+1 /Qt+1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 1 Y /Q = 0, además, J = K = 0;¿qué succede? UN 0 EN CUALQUIER ENTRADA DE LA COMPUERTA AND FORZA UN O EN SU SALIDA 1 1 POR TABLA DE VERDAD DEL SR, UN 0 EN AMBAS ENTRADAS CONSERVA LA SALIDA (Qt) J K Qt+1 /Qt+1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 1 Y /Q = 0, además, J = 0, K = 1;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 1 EN R Y UN 0 EN S, Qt = 0, /Qt = 1 1 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 0 Y /Q = 1, además, J = 0, K = 1;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 0 EN R Y UN 0 EN S, SE CONSERVA LA SALIDA 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 1 Y /Q = 0, además, J = 1, K = 0;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 0 EN R Y UN 0 EN S, SE CONSERVA LA SALIDA 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 0 Y /Q = 1, además, J = 1, K = 0;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 0 EN R Y UN 1 EN S, Qt = 1, /Qt = 0 1 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 1 Y /Q = 0, además, J = K = 1;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 1 EN R Y UN 0 EN S, Qt = 0, /Qt = 1 1 1 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj Cuando Q = 0 Y /Q = 1, además, J = K = 1;¿qué succede? POR TABLA DE VERDAD DEL SR, UN 0 EN R Y UN 1 EN S, Qt = 1, /Qt = 0 1 1 1 1 1 J K Qt+1 /Qt+1 1 1 ING. JORGE GONZÁLEZ

DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL 1.2.3 Celda básica JK sin reloj J K Qt + 1 /Qt + 1 Qt /Qt 1 CONM. ( 1 ) ( 2 ) ( 1 ) LA SALIDA SE DENOMINA Qt, DONDE Qt PUEDE SER 0 Ó 1 ( 2 ) LA SALIDA CONMUTA; SI ERA 0 PASA A 1 Y VICEVERSA ING. JORGE GONZÁLEZ