ESTRUCTURA INTERNA DEL PLC Interface de unidad de programación Interface de periféricos Interface E/S ENTRADASSALIDAS Fuente de alimentación µPEPROM(Firmware) MEMORIA DE DATOS (RAM) MEMORIA DE TRABAJO (RAM) OTROS ELEMENTOS ANALÓGICOS Y DIGITALES DEL SISTEMA BUS DE LA CPU ÁREA DE LA CPU Red de alimentación ÁREA DE MEMORIAS A unidad de programación programación Comunicación PROFIBUS/PROFINET Varios De captadores A actuadores A Bus externo Área de E/S Área de interfaces
ESTRUCTURA INTERNA DE LA FAMILIA S7 MEMORIA DE PROGRAMA (RAM) TEMPORIZADORES INTERNOS CONTADORES INTERNOS MARCAS ENTRADAS DIGITALES Y ANALÓGICAS MÓDULOS ADICIONALES SALIDAS DIGITALES Y ANALOGICAS MEMORIA ROM (DEL S.O) IMAGEN DE PROCESO DE ENTRADAS Y SALIDAS MÓDULOS FUNCIONALES CPU UNIDAD DE CONTROL REGISTROS(ACUMULADORES) BUS PERIFERIA MEMORIA EPROM O EEPROM CANAL MPI
MEMORIA PROCESADOR CPU FUENTE DE ALIMENTACIÓN EQUIPO DE PROGRAMACIÓN SALIDAS ENTRADAS BUS DE DATOS SEÑALES HACIA EL CAMPO SEÑALES DESDE EL CAMPO INTERFACE CON EL OPERADOR ESTRUCTURA INTERNA DE UN PLC
PROGRAMA EJECUTIVO DEL SISTEMA ROM O EPROM MEMORIAS TEMPORALES RAM MEMORIAS DE IMAGEN O TABLAS DE ESTADOS DE E/S MEMORIAS DATOS NÚMERICOS Y VARIABLES INTERNAS MEMORIA DE PROGRAMA O PROGRAMA DE CONTROL PROGRAMA DEL SISTEMA O FIRWARE MEMORIA DE USUARIO (TABLA DE DATOS, PROGRAMA, E/S) Utilización de las memorias en el PLC MEMORIA DE USUARIO. El programa de usuario normalmente se graba en memoria RAM ya que además de ser leído por el microprocesador, ha de poder ser variado cuando el usuario lo desee. Para no perder la información cuando ocurre un fallo de alimentación algunos PLCs traen una batería de respaldo. MEMORIA DE LA TABLA DE DATOS. La memoria de esta área es también de tipo RAM, y en ella se encuentra la imagen del estados de las entradas y salidas, así como los datos numéricos y las variables internas, como contadores, temporizadores, etc. MEMORIA Y PROGRAMA DEL SISTEMA. Constituye lo que podríamos llamar el sistema operativo del PLC. Es de tipo EEPROM y esta diseñada por el fabricante del PLC. MAPA DE LA MEMORIA DEL PLC
Estado actual del PLC Error (revisar buffer de diagnóstico) Mantenimiento (revisar buffer de diagnóstico) Salidas Dirección 0 Q0.0 …….Q0.7 Salidas Dirección 1 Q1.0 ……Q1.1 Entradas Dirección 0 I0.0 …….I0.7 Entradas Dirección 1 I1.0 …….I1.5 Modelo Alimentación de la CPU/Alimentación de entradas/Tipo de salida PLC