UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES

Slides:



Advertisements
Presentaciones similares
Circuitos Secuenciales
Advertisements

DISEÑO DE TRANSFERENCIA ENTRE REGISTROS
Tema 7: Análisis y diseño con registros
CIRCUITOS SECUENCIALES E.U.I.T. Informática de Gijón
2 Curso de Ingenieros de Telecomunicación L1 1 Biestables (II)
Circuitos Lógicos Combinatorios
FAMILIA DE LÓGICA PROGRAMABLE EMBEBIDA ALTERA FLEX 10K.
Circuitos secuenciales
Circuitos secuenciales
Máquinas de estado Máquinas de estados :
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Circuitos digitales secuenciales I: Resumen del contenido
Análisis Análisis y Síntesis Métodos de análisis: Tabla de verdad.
NIVEL DE LENGUAJES ORIENTADOS A PROBLEMAS NIVEL DE LENGUAJE ENSAMBLADOR NIVEL DE MAQUINA DEL SISTEMA OPERATIVO NIVEL DE MICROPROGRAMACIÓN NIVEL DE LÓGICA.
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
INTEGRANTES: CABRERA BYRON GUAMAN PABLO NIOLA XAVIER MOLINA JORGE
Circuitos Secuenciales
Teoría de la Computación
Flip-Flop RS.
Entradas FF Sincrónicas y Asincrónicas
 SON FUNCIONES LÓGICAS  REPRESENTADAS POR TABLAS DE VERDAD  SIMPLIFICABLES POR LÓGICA BOOLEANA  SIMPLIFICABLES POR KARNAUGH  APLICACIONES: funciones.
Registros y Contadores
circuitos vlsi TEMA 4. LÓGICA SECUENCIAL CMOS Dr. José Fco. López
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
EXAMEN CORTO SOBRE FLIP-FLOPS
Alumno: Israel Espinosa Jiménez Matricula: Licenciatura: TIC Asignatura: Arquitectura de Computadoras Cuatrimestre: 4 Página 1 de 9.
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
REGISTROS DE DESPLAZAMIENTO
Organización del Computador 1
CIRCUITOS DIGITALES II: Análisis de Sistemas Secuenciales
SISTEMAS DIGITALES SECUENCIALES
Análisis de Sistemas Secuenciales
EXAMEN CORTO SOBRE FLIP-FLOPS
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Lógica de Tres Estados (TRI-STATE)
Maestría en Ingeniería Electrónica
Integración de entidades en VHDL
Circuitos Digitales.
Organización del Computador 1
Conversores Instrumentacion2008/Clases/ Conversores.ppt.
Sistemas Secuenciales Electrónica Digital
ARQUITECTURA DE COMPUTADORES
Organización del Computador 1
Contenido Los puntos 9.7 y 9.8 no se dan 9.1. Revisión del concepto de máquina secuencial. Taxonomía Temporización en los circuitos lógicos síncronos.
CIRCUITOS NO COMBINACIONALES
FLIP - FLOP Oscar Ignacio Botero H..
Alumno: Gerardo Mario Valdés Ortega
Abril 2015 Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de I ingeniería Mecánica y Eléctrica Lo poco.
Flip-Flop Integrantes: Hesbon Esaù Torres Jaime
Biestables Tema 8.
Máquinas de estado con VHDL
Circuitos secuenciales 2
Arquitectura de Computadores IIC 2342 Semestre Rubén Mitnik Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
CIRCUITOS COMBINACIONALES Y SECUENCIALES. SON FUNCIONES LÓGICAS REPRESENTADAS POR TABLAS DE VERDAD SIMPLIFICABLES POR LÓGICA BOOLEANA SIMPLIFICABLES.
Organización del Computador 1 Lógica Digital 2 Circuitos y memorias.
Organización del Computador 1 Lógica Digital Circuitos Secuenciales.
SIMBOLario EI 2016.
Diseño de Circuitos Lógicos Secuenciales
FLIP - FLOPS.
CIRCUITOS SECUENCIALES
CIRCUITOS DIGITALES II
Sistemas Secuenciales Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
CIRCUITOS COMBINACIONALES Y SECUENCIALES. COMBINACIONALES SON FUNCIONES LÓGICAS REPRESENTADAS POR TABLAS DE VERDAD SIMPLIFICABLES POR LÓGICA BOOLEANA.
Universidad Central F.C.F.M. Ingeniería Ejecución Informática Electrónica Digital1 3. Flips-flops, Registros y Contadores  Temario Cerrojos Secuenciamiento.
Sistemas Secuenciales Electrónica Digital. Combinacional: las salidas dependen de las entradas Secuencial: las salidas dependen de las entradas y de valores.
Transcripción de la presentación:

UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES ELEMENTOS DE MEMORIA: LATCHES Y FLIP-FLOPS Continuacion….

Latch tipo D Lógica Secuencial – Latches y Flip-Flops

Latch tipo D con habilitación Lógica Secuencial – Latches y Flip-Flops

Latch tipo JK Lógica Secuencial – Latches y Flip-Flops

Latch tipo JK Lógica Secuencial – Latches y Flip-Flops

Latch tipo JK Lógica Secuencial – Latches y Flip-Flops

Latch tipo T Lógica Secuencial – Latches y Flip-Flops

Latch tipo T Lógica Secuencial – Latches y Flip-Flops

DESVENTAJA LATCHs Los circuitos de latch no son adecuados para usarse en circuitos lógicos secuenciales síncronos. La desventaja de los latchs radica en que cualquier cambio no deseado en la entrada cuando la señal de control esta activa, genera cambio en la salida. Esto puede suceder con el ruido. Lógica Secuencial – Latches y Flip-Flops

Esto lo hace por medio de una señal de tiempo especial llamada reloj. FLIP-FLOPS Los circuitos denominados FLIP-FLOPs resuelven el problema de los latchs restringiendo los instantes en los que se puede cambiar el estado de los elementos de memoria. Esto lo hace por medio de una señal de tiempo especial llamada reloj. Los FLIP-FLOPs constituyen los elementos básicos de los circuitos lógicos secuenciales síncronos. Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP SR MAESTRO-ESCLAVO Q Qn QM Lógica Secuencial – Latches y Flip-Flops

Detección de Flanco Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO D 1 1 Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO SR Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO SR Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO JK Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO JK Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO T Lógica Secuencial – Latches y Flip-Flops

FLIP-FLOP TIPO T Lógica Secuencial – Latches y Flip-Flops

OTRO PROBLEMA Hasta ahora en todos nuestros análisis hemos asumido un estado inicial para los valores de salida de latch y flip-flops ¿Que debe hacerse para establecer un estado inicial en un FLIP-FLOP o en un LATCH? Lógica Secuencial – Latches y Flip-Flops

SET Y RESET ASINCRONO PR = SET CLR = RESET MODO DE OPERACIÓN ENTRADA ESTADO ACTUAL ESTADO SIGUIENTE ASINCRONA SINCRONA PR CLR CLK D Q Q* RESET ASINCRONO 1 X SET ASINCRONO PROHIBIDO FF TIPO D ↑ Lógica Secuencial – Latches y Flip-Flops

ANALIZAR CIRCUITO Suponga que inicialmente Q0=Q1=Q2=0 Lógica Secuencial – Latches y Flip-Flops

ANALIZAR CIRCUITO Antes de iniciar el análisis suponga que se presiona y se suelta el pulsador Lógica Secuencial – Latches y Flip-Flops