-Múltiplex de orden superior

Slides:



Advertisements
Presentaciones similares
ANALISIS DE LOS SISTEMAS TELEMATICOS
Advertisements

TEMA III MULTICANALIZACIÓN POR DIVISIÓN DE TIEMPO TDM
MULTIPLEXIÓN MULTIPLICACIÓN
3º curso Ingeniería Técnica en Informática de Sistemas UNED
Técnicas de acceso al medio compartido Reserva (TDM, FDM, WDM, CDM)
SINCRONISMO EN REDES DIGITALES.
Registros y Contadores
Tema 2: Los tipos de datos
TIMER 1 El módulo TIMER1 así como el TIMER0 es un temporizador/contador con las siguientes características. Trabaja con 16 bits (con 2 registros de 8 bits:TMR1H.
El Contador Binario.
Transmisión Serial de Datos en Sistemas de Instrumentos Digitales Ing. Juan Vizcaya LABORATORIO DE INSTRUMENTACION Y CONTROL U.N.E.T.
el transmisor y el receptor están sincronizados con el mismo reloj. El receptor recibe continuamente (incluso hasta cuando no hay transmisión de bits)
Presentación MDT “Time Division Multiplexing” Realizada: ASM© PAG.: 1.
QUE ES LA MULTIPLEXACIÓN
Capítulo 8 Multiplexación
Circuitos Digitales MÓDULOS COMBINACIONALES
CLASE 5.
Diana Selene Yarai Rivas Macías. Karina Lizeth Hernández Rivera.
Alumno: Gerardo Mario Valdés Ortega
PROCESAMIENTO DE DATOS. Entrada MemorizaciónProcesamiento Salida.
REPUBLICA BOLIVARIANA DE VENEZUELA UNIVERSIDAD ALONSO DE OJEDA FACULTAD DE INGENIERÍA ESCUELA DE COMPUTACIÓN ING. PROF. LEONEL SEQUERA MEMORIAS.
JERARQUIA DIGITAL PLESIÓCRONA PDH”
DETECCION DE PSK DIFERENCIAL El nombre de PSK diferencial (DPSK) algunas veces necesita clarificación, debido a dos aspectos separados del formato de.
Multiplexación 1. Se denomina multiplexación a la transmisión de la información desde múltiples fuentes a múltiples destinos, utilizando el mismo medio.
1 Módulo Nº 3 EMERGENCIAS Y EVACUACIÓN PROGRAMA ÚNICO DE CAPACITACIÓN DOCENTE.
PCM – DIGITALIZACIÓN DE SEÑAL ANALÓGICA
Electrónica de Comunicaciones
Ing. Leonardo Párraga Teleprocesos. Ing. Leonardo Párraga Transmisión de datos TransmisióndeDatos Velocidades en un Sistema de Transmisión Modos de Transmisión.
Flujos de datos Un flujo es un canal por donde fluyen los datos.
Valores escalados Max Min By P.G.F. ESCALAMIENTO.
INTRODUCCION A LOS SISTEMAS DE COMPUTO ARQUITECTURA VON NEUMAN Ing. David Gonzalez.
BOARD O TARJETA MADRE. EXPOSICION DE INFORMATICA TEMA 1: BOARD TIPOS DE PROCESADOR BUS PUERTOS MEMORIA NUEVAS TECNOLOGIAS.
Transmisión en Banda Base
EL42A Circuitos Electrónicos Semestre Primavera 2003
Tema: Tipos De fuentes de alimentación
ALIVIADERO DE POZO O MORNING GLORY. Definición Es más que un gran sumidero con rebasadero y forma de campana invertida, que une la superficie de embalse.
Multiplexación y encriptación
LOCALIZACIÓN.
51. Relé de sobreintensidad temporizado
Informacion sobre el DDR3:
SONET Teleinformática – Dos Santos, Moresco, Paris, Vilar.
Resultados Prueba Velocidad y Calidad Lectora 2009
Conmutación Espacial y Temporal de las Redes
ATM Interfaz funcional de transferencia de paquetes.
Unidades de almacenamiento
Fundamentos de redes de comunicaciones
Comunicación Serial: Conceptos Generales
Propiedades generales de un campo
Organización del Computador
Informática Preparatoria
Actualmente la mayoría de las personas utilizamos el sistema decimal (de 10 dígitos) para realizar operaciones matemáticas. Este sistema se basa en la.
(sincronismo de trama)
Jerarquía Digital Sincrónica Introducción
Jerarquía Digital Sincrónica Trama
FLIP - FLOPS.
CONMUTACION DE PAQUETES EN ATM PARA LA CONMUTACIÓN DE PAQUETES, ATM REALIZA ENCAMINAMIENTOS DE CELDAS DE UN ORIGEN A DESTINO. LAS CELDAS ESTÁN COMPUESTAS.
UD1 (PARTE 2: NUMERACIÓN)
ARQUITECTURA DEL COMPUTADOR Ing. Diana E. López.
Memoria flash y su uso en el microcontrolador MSP430F149
Empecemos por el principio
GENERACIÓN DE LAS COMPUTADORAS
Estructura de la trama Indicador: Indica el comienzo de la trama.
Características de las presentaciones
CHUMBIPUMA CHUMBIMUNE, JORGE JESÚS FIM - UNI ENERO 2019 CONTROL DIGITAL.
CIRCUITOS CONVERTIDORES DE SEÑAL DISPOSITIVOS ANALÓGICOS. OCTUBRE/2016.
 Diseñar y armar un inversor de corriente de DC a AC que produzca una onda sinusoidal con una frecuencia de 60Hz.
COMUNICACIÓNES DIGITALES ERICK TOAPANTA DANIEL YAUTIBUG RICHAR YUNGAN.
Profesor del curso: UNIVERSIDAD NACIONAL DEL CENTRO DEL PERU 2019-I Facultad de Ingeniería de Sistemas 1.
ARQUITECTURA DE UN MICROPROCESADOR. ESTRUCTURA BÁSICA DE UN SISTEMA MICROPROGRAMABLE A. Hardware CPU (chip microprocesador): es un circuito integrado.
2º y 3º GRADO.
Transcripción de la presentación:

-Múltiplex de orden superior Justificación -Múltiplex de orden superior

Justificación JERARQUÍA DE MULTIPLEXACIÓN PDH MUX140/565 MUX 34/140 30 1ºorden 2ºorden 3ºorden 4ºorden 5ºorden 2048 8448 34368 139264 565xxx 30 120 480 1920 7680 Kb/s 64 canales de voz MUX PRIMARIO DE 30 CANALES DE VOZ

Justificación Definición y tipos de justificación El grado de inexactitud inherente a que sean diferentes dos relojes, uno de escritura y otro de lectura de un buffer de información, provoca deriva positiva o negativa en un gráfico de comparación de fases. Si el de escritura opera mas rápido que el de lectura, la deriva tendrá pendiente positiva, el buffer se llena. Si el de lectura opera mas rápido que el de escritura, la deriva tendrá pendiente negativa, el buffer se vacía. A los efectos de provocar una igualación de las velocidades promedio es necesario introducir dígitos de control de la velocidad de transferencia de la información y espacio(s) así transportando o no información se puede alterar la capacidad de transferencia de esa información. Cuando introducimos un tributario de orden inferior en un multiplexor PDH y luego lo extraemos con un demultiplexor PDH, nos enfrentamos 2 veces a esa situación. El fin último es evitar pérdida de información en ese tributario, luego se deberán ajustar las velocidades de orden inferior de entrada con la de salida de todo el sistema, ese proceso recibe el nombre de Justificación (igualación de velocidades). Cuando entre mux y demux la tendencia de la deriva promedio (diferencia de fase E-L) es a ser positiva y se debe con los bits de control inducir el transporte extra de información en espacios asignados a tal fin decimos que tenemos una Justificación positiva. Cuando entre mux y demux la tendencia de la deriva promedio (diferencia de fase E-L) es a ser negativa y se debe con los bits de control evitar el transporte de información en espacios asignados a tal fin decimos que tenemos una Justificación negativa.

~ ~ ~ ~ ~ Justificación MUX140/565 MUX140/565 MUX 34/140 MUX 34/140 ¿PORQUÉ SE LLAMA PDH? MUX140/565 MUX140/565 MUX 34/140 MUX 34/140 ~ MUX 8/34 MUX 8/34 ~ MUX 2/8 MUX 2/8 ~ 1 30 ~ ~

~ ~ Justificación Operación del MUX 2/8 I I II II 2/8 2/8 III III IV Datos + Ck I = 2048 Kb/s ± 50.10-6 Datos + Ck I*=2048 Kb/s I M U X 2/8 M U X 2/8 I Datos + Ck II = 2048 Kb/s ± 50.10-6 Datos + Ck II*=2048 Kb/s CkV = 8448 Kb/s ±30.10-6 II II Datos + Ck III = 2048 Kb/s ± 50.10-6 Datos + Ck III*=2048 Kb/s III III Datos + Ck IV = 2048 Kb/s ± 50.10-6 Datos + Ck IV*=2048 Kb/s IV IV MUX MUX Buffer Datos Datos Buffer Datos Datos Temp. de Mux Temp. de Mux Clock W R W R Clock recupero de reloj de 2048 Kb/s habilita. de reloj recupero de reloj de 8448Kb/s habilita. de reloj comparador de fase comparador de fase Uso Pos. Relleno Reloj 8448 Kb/s Uso Pos. Relleno Control de justificación Control de de-justificación ~ A/D D/A + _ ~ VCO VCO A/D D/A

Justificación Trama de 2º Orden (Mux 2/8) Grupo IV Grupo III Grupo II Bit de alarma del remoto Grupo IV 1 10111213 212 1 4 5 212 1 4 5 2121 45 8 212 1 Grupo III Grupo II Grupo I 1 1011 1213 212 1 4 5 212 1 4 5 212 1 4 5 8 9 212 1 1 Palabra Alineamiento 200 bits, 50 por tributario intercalados 208 bits, 52 por tributario 204 bits, 51 por tributario Bits de control de justificación (3 veces repetida la información de cada tributario, actuando por mayoría ) Oportunidad de bits útiles desde los afluentes para igualación de las velocidades (jutificación) 4 x 212 = 848 bits Velocidad nominal del 1ºorden 2.048.000 b/s±50ppm Luego: 2.047.897<2.048.000<2.048.102 Velocidad nominal del 2ºorden 8.448.000 b/s±30ppm Luego: 8.447.746<8.448.000<8.448.253 Capacidad de transporte nominal de la trama para el tributario de orden inferior por cada 212 bits: 50+52+52+51=205 bits o 50+52+52+52=206 bits luego: nominal-mínimo (8.448.000/4)x205/212=2.042.264 nominal-máximo (8.448.000/4)x206/212=2.052.226 Aún: +30ppm-mínimo (8.448.253/4)x205/212=2.042.325 y aún: –30ppm-máximo (8.447.746/4)x206/212=2.052.164 Es así que: 2.042.264<2.042.325<2.047.897<2.048.000<2.048.102<2.052.164<2.052.226 El porcentaje de veces que a velocidades nominales hay que utilizar la justificación es: 2.052.226 - 2.042.264 = 9.962 2.048.000 - 2.042.264 = 5.736 Luego: 5.736 / 9.962 = 0.5758 =57.58% es el porcentaje de veces que deben ir usados los bits de oportunidad de justificación. Relación de Justificación Normalizada JN es: 1 - 0,5758 = 0,4242

t 848 bits (212) Justificación Relaciones de fase en el sistema de 2ºOrden f L - f E (en transmisor) t 200 (50) 208 (52) 204 (51) 848 bits (212) 12(3) 4(1)

Frecuencias de jitter en mux de 2º Orden (i) Justificación

Frecuencias de jitter en mux de 2º Orden (ii) Justificación

Comparativo sobre las Tramas de 2º, 3º, y 4º Orden Formato Europeo Justificación Comparativo sobre las Tramas de 2º, 3º, y 4º Orden Formato Europeo 0,419 0,436 0,424 Rel. de justificación normalizado JN 47.56Khz 22.375Khz 9.962 Khz Velocidad de trama 2928 1536 848 Longitud de trama en bits 9 al 488 9 al 384 9 al 212 Bits entrelazados de tributarios 5 al 8 Bit de Justificación(1 por tributario) 1 al 4 Bit de Control de Justificación Sub-trama 6 Sub-trama 4 5 al 488 5 al 384 5 al 212 Sub-trama 2,3,4 y 5 Sub-trama 2 y 3 17 al 488 13 al 384 13 al 212 13, 14, 15, y 16 11 y 12 Bits complementarios 1 al 12 (111110100000) 1 al 10 (1111010000) Bits de Palabra de alineamiento de trama Sub-trama 1 Localización de “slots” de tiempo Positiva Pura Tipo de Justificación 34.368 Kb/s ± 20ppm 8.448 Kb/s ± 30ppm 2.048 Kb/s ± 50ppm Cadencia de los tributarios 4 Número de tributarios 139.264 Kb/s ± 15ppm Cadencia binaria del flujo principal Cuarto Orden Tercer Orden Segundo Orden Características del sistema