FLIP - FLOP Oscar Ignacio Botero H..

Slides:



Advertisements
Presentaciones similares
Circuitos Secuenciales
Advertisements

CIRCUITOS SECUENCIALES E.U.I.T. Informática de Gijón
2 Curso de Ingenieros de Telecomunicación L1 1 Biestables (II)
Diseño de Circuitos Lógicos Secuenciales1
FAMILIA DE LÓGICA PROGRAMABLE EMBEBIDA ALTERA FLEX 10K.
Circuitos secuenciales
Circuitos secuenciales
Máquinas de estado Máquinas de estados :
Funciones lógicas Tema 4.
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Circuitos digitales secuenciales I: Resumen del contenido
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
Circuitos Secuenciales
Teoría de la Computación
Flip-Flop RS.
 SON FUNCIONES LÓGICAS  REPRESENTADAS POR TABLAS DE VERDAD  SIMPLIFICABLES POR LÓGICA BOOLEANA  SIMPLIFICABLES POR KARNAUGH  APLICACIONES: funciones.
Registros y Contadores
circuitos vlsi TEMA 4. LÓGICA SECUENCIAL CMOS Dr. José Fco. López
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
EXAMEN CORTO SOBRE FLIP-FLOPS
Alumno: Israel Espinosa Jiménez Matricula: Licenciatura: TIC Asignatura: Arquitectura de Computadoras Cuatrimestre: 4 Página 1 de 9.
DESCRIBIR LOS PRINCIPIOS DE LA LÓGICA SECUENCIAL
REGISTROS DE DESPLAZAMIENTO
Organización del Computador 1
CIRCUITOS DIGITALES II: Análisis de Sistemas Secuenciales
SISTEMAS DIGITALES SECUENCIALES
Análisis de Sistemas Secuenciales
EXAMEN CORTO SOBRE FLIP-FLOPS
El Contador Binario.
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Funciones lógicas Objetivos
Lógica Positiva En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si quieres llamarlo así) y al 0 lógico el nivel mas.
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Lógica de Tres Estados (TRI-STATE)
[ Arquitectura de Computadores ] SISTEMAS DIGITALES
ARQUITECTURA DE COMPUTADORES
Circuitos Digitales.
Organización del Computador 1
Sistemas Secuenciales Electrónica Digital
ARQUITECTURA DE COMPUTADORES
Organización del Computador 1
Multivibradores Instrumentacion2008/ Clases/Multivibradores.ppt Rev
Contenido Los puntos 9.7 y 9.8 no se dan 9.1. Revisión del concepto de máquina secuencial. Taxonomía Temporización en los circuitos lógicos síncronos.
Oscar Ignacio Botero Henao
Alumno: Gerardo Mario Valdés Ortega
Abril 2015 Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de I ingeniería Mecánica y Eléctrica Lo poco.
Electrónica digital Autor: Ing. Fernando Fernández Jorge Eduardo Donoso Larrea
Flip-Flop Integrantes: Hesbon Esaù Torres Jaime
Biestables Tema 8.
Máquinas de estado con VHDL
EJERCICIOS COMPUERTAS LÓGICAS. 1.- Escribe la expresión booleana de la salida (R y Z) de los circuitos siguientes:
Introducción al Algebra de Boole Principios de Lógica Digital
Circuitos secuenciales 2
Arquitectura de Computadores IIC 2342 Semestre Rubén Mitnik Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
CIRCUITOS COMBINACIONALES Y SECUENCIALES. SON FUNCIONES LÓGICAS REPRESENTADAS POR TABLAS DE VERDAD SIMPLIFICABLES POR LÓGICA BOOLEANA SIMPLIFICABLES.
Organización del Computador 1 Lógica Digital 2 Circuitos y memorias.
LAS COMPUERTAS LOGICAS Y SUS TABLAS DE VERDAD POR JULIAN ARANGO ARANGO.
SIMBOLario EI 2016.
Circuitos combinacionales II
EL42A Circuitos Electrónicos Semestre Primavera 2003
FLIP - FLOPS.
CIRCUITOS DIGITALES II
componentes 1 Decodificador 74S47 1 Contador Display ánodo común 7 Resistencias 500 ohmios ( R1-R7 ) 1 Resistencia de 330 ohmios ( R9 ) 2 Leds.
SISTEMAS SECUENCIALES DIGITALES
Sistemas Secuenciales Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
CIRCUITOS COMBINACIONALES Y SECUENCIALES. COMBINACIONALES SON FUNCIONES LÓGICAS REPRESENTADAS POR TABLAS DE VERDAD SIMPLIFICABLES POR LÓGICA BOOLEANA.
Sistemas Secuenciales Electrónica Digital. Combinacional: las salidas dependen de las entradas Secuencial: las salidas dependen de las entradas y de valores.
Transcripción de la presentación:

FLIP - FLOP Oscar Ignacio Botero H.

CONTENIDO

GENERALIDADES Son circuitos secuenciales que memorizan estados lógicos; es la unidad básica para los registros de desplazamiento, los contadores, las memorias, las ALU, los procesadores y los microcontroladores. Existen dos tipos de F/F los Asíncronos (sin reloj) y los Síncronos (con reloj).   Posee líneas de entrada y dos líneas de salida llamadas Q y Qn (Qn = Q’ = 𝑄 que es el complemento de la salida Q), algunos tienen otra línea de entrada llamada reloj (Clock = CLK) que puede activarse con flanco positivo o negativo, puede tener líneas de set (S) y reset (R). Se les considera memorias de 1 bit ya que almacenan el último bit de información válida.

FLIP – FLOP RS ASÍNCRONO O biestable Este Flip-Flop solo tiene entradas de control, también llamado biestable RS. El estado de NO CAMBIA significa que conserva el estado previo y el estado PROHIBIDO no se utiliza ya que ambas salidas están en el mismo estado lógico y una salida debe ser el complemento de la otra. La representación de un F/F RS Asíncrono en bloque es:

FLIP – FLOP RS ASÍNCRONO O biestable …cont

FLIP – FLOP RS SÍNCRONO Este Flip-Flop posee entradas de control y una entrada de sincronismo o pulsos de reloj (Clock = CLK). La representación de un F/F RS Síncrono en bloque es:

FLIP – FLOP RS SÍNCRONO …cont TABLA DE EXCITACIÓN ECUACIÓN CARACTERÍSTICA 𝑄 𝑛+1 =𝑆+( 𝑅 ×𝑄

FLIP – FLOP TIPO D Este posee una sola entrada de datos llamada D (Data), una entrada de pulsos de reloj CLK y las salidas Q y Qn. A este F/F se le llama de Flip – Flop de RETARDO ya que el dato de la entrada aparece en la salida retardado un pulso de reloj, el F/F es activado por los flancos de los pulsos de reloj.   La representación de un FF tipo D en bloque es:

FLIP – FLOP TIPO D …cont Un F/F RS Síncrono se puede convertir en un F/F tipo D añadiendo una compuerta inversora a la entrada R (RESET).

FLIP – FLOP TIPO D …cont TABLA DE EXCITACIÓN ECUACIÓN CARACTERÍSTICA 𝑄 𝑛+1 =𝐷 FLIP – FLOP TIPO D IMPLEMENTADO CON UN JK

FLIP – FLOP TIPO D, 74LS74 …cont

FLIP – FLOP TIPO JK, 74LS73 JK (Jump Keep – Saltar Mantener). Posee dos entradas síncronas que son J y K, en este tipo de F/F se presenta un estado llamado conmutación o toggle que con cada pulso de reloj hace que cambie el estado de la salida (bajo – alto – bajo – alto – bajo). Existen F/F JK con reset y set (R – S), la parte JK es síncrona con los pulsos de reloj, pero la parte R – S es asíncrona y anulan todas las entradas síncronas.

FLIP – FLOP TIPO JK, 74LS73 …cont

FLIP – FLOP TIPO JK, 74LS76

FLIP – FLOP TIPO JK …cont TABLA DE EXCITACIÓN ECUACIÓN CARACTERÍSTICA 𝑄 𝑛+1 = 𝐽× 𝑄 +( 𝐾 ×𝑄 FLIP – FLOP TIPO JK IMPLEMENTADO CON UN D

FLIP – FLOP TIPO T Este F/F es llamado de CONMUTACIÓN (T=Toggle) y se construye con un F/F JK uniendo sus entradas J y K y colocándolas en un “1” lógico. Cuando los pulsos de reloj llegan a la entrada CK (reloj) las salidas se conmutan (bajo – alto – bajo – alto).

FLIP – FLOP TIPO T …cont TABLA DE EXCITACIÓN ECUACIÓN CARACTERÍSTICA 𝑄 𝑛+1 =𝑇⊕𝑄 FLIP – FLOP TIPO T IMPLEMENTADO CON UN D FLIP – FLOP TIPO T IMPLEMENTADO CON UN JK

RESUMEN

RESUMEN …CONT Tipos RS Asíncrono NAND = Prohibido 00, Memoriza 11, el RS que está en “1” representa como es la salida (set o reset). NOR = Prohibido 11, Memoriza 00 el RS que está en “1” representa como es la salida (set o reset). Tipos RS Síncrono NAND = Prohibido 11, Memoriza 00, el RS que está en “0” representa como es la salida (set o reset) y clock en Alto. NOR = Prohibido 00, Memoriza 11, el RS que está en “0” representa como es la salida (set o reset) y clock en Bajo

RESUMEN …CONT

GRACIAS