Una y sola una es activada

Slides:



Advertisements
Presentaciones similares
Convertidores de Código
Advertisements

Tema 2: Representación de la información
DISEÑO DE CIRCUITOS COMBINATORIOS
Representación de la información
Universidad Pontificia de Salamanca (Madrid) Dpto. de Electrónica y Comunicaciones. © Alfonso Alejandre, Luis Azorín y Francisco Machío 1 Red Omega Introducción.
BLOQUES SSI Y MSI.
ELECTRÓNICA DIGITAL Marta Hernando Despacho
Binario Códigos Numéricos Desventajas
CIRCUITOS COMBINACIONALES
Circuitos Lógicos Combinatorios
Aritmética del Computador Introducción a la Tecnología de la Información.
Representación de la Información dentro del Computador
Representación de la Información dentro del Computador
Sistemas Numéricos UPOLI - Estelí MSc. Marcos Hernández Zamora
Sistema Numérico Binario
[ Arquitectura de Computadores ] SISTEMAS DIGITALES
Diseño con CI SSI Sumario: Representación de funciones lógicas (cont.)
Curso de Seguridad Informática
CLASE 1 SISTEMAS NUMÉRICOS Y CÓDIGOS
Circuitos secuenciales
Mapas de Karnaugh Término Ejemplo No. d 1´s 1 literal A 8
Colegio de Estudios Científicos y Tecnológicos del Estado de Querétaro
Sistemas Digitales Tema 3.
Unidad Didáctica Electrónica Digital
Departamento de Tecnología Curso: 4º E.S.O. I.E.S. Ana Mª Matute
Circuitos de Conmutación
Organización de Computadoras UNLA
Convertidores de código
APLICACIONES DE ALGEBRA BOOLEANA
Datapath para las instrucciones aritméticas y lógicas
Integrantes Carlos Junior Salinas Rivera (ILHUICOATL). Comunidad: coatl (serpiente).
SISTEMAS DE NUMERACIÓN Y CÓDIGOS
Curso Circuitos Digitales I Sesión 2 (complemento)
Circuitos Integrados de Aplicación Específica
CLASE 6.
Operaciones Binarias Informática Básica.
Unidad aritmético-lógica
Clasificación de los circuitos integrados de acuerdo a su tamaño:
Unidad Aritmético Lógica
UNIDAD 1:SISTEMA DE NUMEROS
Circuitos Combinacionales Comunes
Unidad aritmético-lógica
Representación de números enteros Tema 3. ¿Qué sabrás al final del capítulo? n Representar un número entero (con signo) de distintas formas – Signo magnitud.
Electrónica Digital Unidad 1
ARQUITECTURA DE COMPUTADORES
Curso Circuitos Digitales I Sesión 2
Multiplexor. Integrantes FLORES PANTOJA JESSICA GAMEZ MARTINEZ ALDO
Módulos combinacionales básicos
Tema 3: Lógica Combinacional (II): Ruta de Datos.
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
DEMULTIPLEXORES Y MULTIPLEXORES
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
EJERCICIOS DE CIRCUITOS DIGITALES
Unidad aritmético-lógica
Circuitos Digitales I MÓDULOS COMBINACIONALES
Aritmética del Procesador
Electrónica digital Instrumentacion2008/Clases/Logicas.ppt Rev
Circuitos Digitales MÓDULOS COMBINACIONALES
Sistemas Combinacionales Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
CLASE 5.
REDES COMBINATORIAS 2 MAQUINAS DIGITALES
Representación de datos
Organización del Computador I Verano Aritmética (2 de 3) Basado en el capítulo 4 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
Compuertas lógicas INTRODUCCION
UNIDAD 2. DISEÑO LÓGICO DE PROCESADORES: UNIDAD ARITMÉTICO-LÓGICA Ing. Elizabeth Guerrero V.
Subsistemas aritméticos y lógicos
 PRESENTADO POR : ANDRES MAYORGA DANIELA PAEZ VEGA.
Circuitos Combinacionales I
Copyright © 2011, 2007, 2004, 2001, 1998 by Pearson Education, Inc. Upper Saddle River, New Jersey All rights reserved Introducción al Diseño Lógico.
Tema 1. Sistemas combinacionales básicos Introducción Álgebra de Boole Puertas lógicas ideales Biestables Simplificación de ecuaciones lógicas Circuitos.
Transcripción de la presentación:

Una y sola una es activada Decodificadores n entradas 2n salidas activas en bajo     Una y sola una es activada

DECODIFICADOR DE 2 A 4 LINEAS: Decodificadores   DECODIFICADOR DE 2 A 4 LINEAS: TABLA DE VERDAD Entradas Salidas B A G Y0 Y1 Y2 Y3 X 1 A B Y0 Y1 Y2 Y3 G  

Decodificadores El decodificador como Generador de funciones F = A,B,C (0,3,5,7)

SEÑALES DE HABILITACION Decodificadores Circuitos decodificadores TTL INTEGRADO DECODIFICADOR SEÑALES DE HABILITACION 74LS 139 2 a 4 líneas - Doble G (activa en cero) 74LS138 3 a 8 líneas G1 (activa en uno) G2=G2A+G2B (activa en cero) 74LS154 4 a 16 líneas G1,G2 (activa en cero) 74LS42/5 4 a 10 líneas ó BCD a decimal   74LS155 2 a 4 líneas -Doble G1 (activa en bajo), C1 (activa en alto) G2 (activa en bajo), C2 (activa en bajo)  

Multiplexores Selector de datos o MUX Salida Ent 0 Ent 1 Ent 2 Ent 3

SEÑALES DE HABILITACION Multiplexores   Circuitos multiplexores TTL INTEGRADO MULTIPLEXOR SEÑALES DE HABILITACION 74LS 150 1 de 16 Strobe (activa en cero habilita el circuito).Salida W invertida 74LS 151 1 de 8 Strobe (activa en cero habilita el circuito).Salidas Y y W complementarias. 74LS 153 2 (1 de 4) Selección común. Señales de Strobe 1G y 2G separadas. 74LS 157 4 (1 de 2) Strobe (activa en cero). Una palabra de 4 bits es seleccionada de dos fuentes.  

Multiplexores El Multiplexor como generador de funciones

El Multiplexor como generador de funciones Multiplexores El Multiplexor como generador de funciones ENTRADAS SALIDA A B C D Y   1

Multiplexores Conexiones en cascada

Multiplexores Diseñe un multiplexor de 1 de 32 líneas con multiplexores de 1 de 8 líneas Usando multiplexores y decodificadores b) Usando solo multiplexores

Básicamente son enrutadores de señales. Demultiplexores Básicamente son enrutadores de señales. in Sal 0 Sal 1 Sal 2 Sal 3 DEC Sal 0 Sal 1 Sal 2 Sal 3 A B EN in

Circuitos Aritméticos Sumadores de 1 bit

Circuitos Aritméticos SUMADOR DE 4 BITS Bn An B2 A2 B1 A1 B0 A0 Cn+1 Cn+1 FA Cn FA C2 FA C1 FA C0 Sn S2 S1 S0

Circuitos Aritméticos MANEJO DE NÚMEROS CON SIGNO 0 : números positivos 1: números negativos S M Signo y magnitud : +5 0.0101 -5 1.0101 Complemento a 1´s : +5 0.0101 -5 1.1010 Complemento a 2´s : Complemento a 1´s + 1 +5 0.0101 -5 1.1010 +1 = 1.1011

Circuitos Aritméticos OPERACIONES EN COMPLEMENTO A 2´S +5 0.0101 +7 0.0111 +7 0.0111 -5 1.1011 ----------------- ------------------ -7 1.1001 -7 1.1001 +5 0.0101 -5 1.1011 ----------------- ------------------

Circuitos Aritméticos OPERACIONES EN COMPLEMENTO A 2´S +5 0.0101 +7 0.0111 +7 0.0111 -5 1.1011 ----------------- ------------------ +12 0.1100 +2 0.0010 -7 1.1001 -7 1.1001 +5 0.0101 -5 1.1011 ----------------- ------------------ -2 1.1110 -12 1.0100

Circuitos Aritméticos   Realice las siguientes operaciones: +57 -57 +75 -75 Con números signados de 8 bits : 1 de signo y 7 de magnitud Qué ocurre ? Funciona ?    

Circuitos Aritméticos 0 1 1 0 ---------------------- ---------------------- +57 0.0111001 -57 1.1000111 +75 0.1001011 -75 1.0110101 +132 1.0000100 -132 0.1111100 Cs Cs+1 No corresponden a los valores en decimal . HAY OVERFLOW

Circuitos Aritméticos Diseñe una unidad aritmética que, mediante una entrada de selección S, sume ó reste dos números binarios de 4 bits con signo.

Circuitos Aritméticos CIRCUITO SUMADOR RESTADOR