? A < B A B A = B COMPARADORES LOGICOS A > B. COMPARADORES LOGICOS Un circuito digital comparador realiza la comparación de dos palabras A y B de N bits.

Slides:



Advertisements
Presentaciones similares
Prof. Edgardo Vargas Moya
Advertisements

Circuitos Integrados de Aplicación Específica
Análisis Análisis y Síntesis Métodos de análisis: Tabla de verdad.
Unidad aritmético-lógica
Registros de Desplazamiento
Sistemas Secuenciales
Registros y Contadores
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
VHDL Breve introducción.
Codificador de convolución
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
Codificadores y Decodificadores
CODIGO GRAY Hasta la primera mitad de los años 1940 los circuitos lógicos digitales se realizaban con válvulas de vacío y dispositivos electromecánicos.años.
I2C (Inter-Integrated Circuit) (Modo Maestro-Esclavo )
EJERCICIOS DE CIRCUITOS DIGITALES
Unidad aritmético-lógica
Álgebra de Boole Tema 5.
Diseño de Combinacionales. Diseño Combinacional El diseño consiste en crear un sistema que cumpla con unos requerimientos establecidos, siempre tratando.
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
CIRCUITOS COMBINACIONALES.
Circuitos Lógicos 20 septiembre 2010.
Organización del Computador I Verano Aritmética (2 de 3) Basado en el capítulo 4 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
UNIDAD 2. DISEÑO LÓGICO DE PROCESADORES: UNIDAD ARITMÉTICO-LÓGICA Ing. Elizabeth Guerrero V.
 PRESENTADO POR : ANDRES MAYORGA DANIELA PAEZ VEGA.
BUSES DE DATOS.
[ Sistemas Digitales ] Memorias D.Mery 1 Arquitectura de Computadores Celda de memoria BC entrada seleccionar salida leer/escribir (1/0)
Circuitos Combinacionales I
UNIDAD 3: SISTEMAS COMBINACIONALES Y SECUENCIALES UNIDAD 3: SISTEMAS COMBINACIONALES Y SECUENCIALES ING. GERARDO A. LEAL, MSC Unidad 3: Sistemas Combinacionales.
Algebra Booleana y Compuertas Lógicas AND, OR, NOT, XOR, NAND e Identidades del Algebra Booleana.
Tema 1. Sistemas combinacionales básicos Introducción Álgebra de Boole Puertas lógicas ideales Biestables Simplificación de ecuaciones lógicas Circuitos.
REPRESENTACION DIGITAL DE NUMEROS FRACCIONARIOS
UART Universal Asynchronous Receiver/Transmitter.
REGISTROS DE DESPLAZAMIENTO ©2010 Julio C. Doumecq – Sergio Luvoni - Alejandro Uriz.
LAS COMPUERTAS LOGICAS Y SUS TABLAS DE VERDAD POR JULIAN ARANGO ARANGO.
Diseño de Lógica Combinacional SISTEMAS DIGITALES I.
1 UNIDAD 2: LÓGICA COMBINACIONAL © ILCEO: ING. MIGUEL ANGEL PEREZ SOLANO Analiza, desarrolla y resuelve minimización de funciones lógicas utilizando diferentes.
1.INTRODUCCIÓN Uno de los primeros problemas encontrados fue la falta de estabilidad en el voltaje entregado por un C.I. 7805, debido a que en ocasiones.
Mapas de Karnaugh Tema 5. Se usa para minimizar el número de puertas requeridas en un circuito digital. Es adecuado en vez de usar leyes y propiedades.
Introducción a los Ordenadores
El procesador Diseño del control.
Diseño de Circuitos Lógicos Secuenciales
Cicuitos Combinatorios y Algebra Booleana
Arquitectura de Computadoras Decodificadores
Titulación: Grado en Ingeniería de Computadores
ARQUITECTURA DE HARD WARE COMPONENTES EN BLOQUES DEL PROCESADOR
Registros y Contadores
MATEMÁTICA DISCRETA Y LÓGICA 1
CLASE III.
PICOBLAZE RESUMEN.
Unidad Didáctica Electrónica Digital
TECNOLOGÍA DE EQUIPOS INFORMÁTICOS
CIRCUITOS SECUENCIALES
COMPLETAR MAPA Y LUEGO PINTAR.
Simulación Proteus (Otros componentes y discretos)
ELECTROTECNIA INDUSTRIAL.
Modelación y simulación Ingeniería de Sistemas Mauricio Hincapié PH.D – David Alberto García Msc.
Características de “C”
Convertidores de código
PICOBLAZE RESUMEN.
Simulación Proteus Componentes Departamento de Electrónica
Departamento de Electrónica
Convertidores de código
Sumador de dos bits.
Muchos lo juegan sólo para pasar por salida.
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
555 SEÑAL DE RELOJ. 555 El temporizador IC 555 es un circuito integrado (chip) que se utiliza en la generación de temporizadores, pulsos y oscilaciones.circuito.
EJERCICIOS Objetivo: Resolver ejercicios y problemas en el conjunto de los números enteros.
Proyecto Lógica Digital
AGENDA DE LA SESION Exposición de Equipo Tema: Cifradores por Sustitución Monográmica Polialfabeto - Cifrado de Vernam Resolución de Ejercicios CRIPTOGRAFIA.
Transcripción de la presentación:

? A < B A B A = B COMPARADORES LOGICOS A > B

COMPARADORES LOGICOS Un circuito digital comparador realiza la comparación de dos palabras A y B de N bits tomadas como un número entero sin signo e indica si son iguales o si una es mayor que otra en tres salidas A = B, A > B y A < B. Solo una de estas salidas estará a 1 y las demás estarán a 0 dependiendo de los valores de las entradas.

COMPARADORES DE 1 BIT Para unos operandos A y B de un bit se puede desarrollar un comparador de la siguiente tabla:

Circuito de un comparador de 1 bit implementado en puertas lógicas: COMPARADORES DE 1 BIT

COMPARADORES DE 2 BITS ? A < B A A = B A > B A < B B1 A < B B0 A < B A1 A < B A0 B

? A < B A B1 A < B B0 A < B A1 A < B A0 B COMPARADORES DE 2 BITS Resolver;

POR MAPA DE Karnaugh (luego simplificando) Luego pasamos a la simulación en Proteus

COMPARADORES DE 4 BITS (7485)

IC 7485 – COMPARADOR DE 4 BITS

COMPARADOR DE 7 BITS (7485) EN CASCADA

COMPARADOR DE 7 BITS (7485) EN PARALELO

DISEÑE UN COMPARADOR DE 5 BITS (USANDO SOLAMENTE UN INTEGRADO 7485)

Simulación en programa virtual