Circuitos combinacionales II

Slides:



Advertisements
Presentaciones similares
ALGEBRA DE BOOLE Y PUERTAS LÓGICAS
Advertisements

COMP 234 Prof. Carlos Rodríguez Sánchez
Funciones lógicas Tema 4.
Organización de Computadoras UNLA
CIRCUITOS ELECTRICOS Y ELECTRONICOS
1 UNIVERSIDAD NACIONAL DE INGENIERIA LOGICA COMBINACIONAL Y SECUENCIAL FACULTAD DE INGENIERIA QUIMICA Y MANUFACTURERA Ing. JORGE COSCO GRIMANEY CONTROLES.
Compuertas lógicas Puertas lógicas.
Algebra Booleana y Compuertas Lógicas
Analizadores semánticos: DDS y EDT
Teoría de la Computación
Álgebra de Boole Electrónica Digital
Electrónica Digital.
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Álgebra Booleana.
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
Funciones lógicas Objetivos
COMPUERTAS LOGICAS Ing. Victor Manuel Mondragon M.
Lógica Positiva En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si quieres llamarlo así) y al 0 lógico el nivel mas.
Codificadores y Decodificadores
PLC Controladores Lógicos Programables
Tecnologías de las computadoras
INTEGRANTES: AYME QUISPE, Luis BÁEZ BAUTISTA, Miguel Magno PACHECO BERMUDO, Henry CHORRI…
ARQUITECTURA DE COMPUTADORES
Realizado por Carolina Rubio
CLASE 2.
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
Circuitos lógicos combinacionales
Unidad I ÁLGEBRA BINARIA
Maestría en Ingeniería Electrónica
Organización del Computador 1
Germán Landinez Álvaro Del Toro Ronald Gutiérrez.
Minitérminos, maxitérminos
Ing. Tomas Martínez Martínez.
Reglas Básicas del Álgebra de Boole
UNIVERSIDAD AUTONOMA SAN FRANCISCO
Circuitos Lógicos 20 septiembre 2010.
Lógica digital.
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
FLIP - FLOP Oscar Ignacio Botero H..
COMPUERTAS LÓGICAS Oscar Ignacio Botero H..
GENERALIDADES LÓGICA AOI
Compuertas lógicas INTRODUCCION
Maestría en Ciencias de la Computación Arquitectura de Computadoras
EJERCICIOS COMPUERTAS LÓGICAS. 1.- Escribe la expresión booleana de la salida (R y Z) de los circuitos siguientes:
Algebra Booleana y Compuertas Lógicas AND, OR, NOT, XOR, NAND e Identidades del Algebra Booleana.
LAS COMPUERTAS LOGICAS Y SUS TABLAS DE VERDAD POR JULIAN ARANGO ARANGO.
1 UNIDAD 2: LÓGICA COMBINACIONAL © ILCEO: ING. MIGUEL ANGEL PEREZ SOLANO Analiza, desarrolla y resuelve minimización de funciones lógicas utilizando diferentes.
Organización del Computador 1 Lógica Digital 1 Algebra de Boole y compuertas.
Unidad Didáctica Electrónica Digital
Unidad aritmético-lógica
Electrónica Digital.
Cicuitos Combinatorios y Algebra Booleana
Miguel Otoya Fabian Porras Gabriel Quesada Fabrizio Vegas Eduardo
Arquitectura de Computadoras Decodificadores
ALMACENAMIENTO DE DATOS
Variables y operadores lógicos
ARQUITECTURA DE HARD WARE COMPONENTES EN BLOQUES DEL PROCESADOR
Compuertas Lógicas
Circuitos Combinacionales.
MATEMÁTICA DISCRETA Y LÓGICA 1
EXPRESIONES Una expresión es una forma especial de asignación.
Unidad Didáctica Electrónica Digital
PLDs Dispositivos lógicos programables
Retroalimentación ejercicios de tarea. Ejercicios para resolver 1.¿Cuántos bytes hay exactamente en un sistema que contiene a.32 Kbytes b.64 Mbytes c.6.4.
Arquitectura de Computadoras Conferencia 2 Circuitos Combinacionales
Prof.: Dario MischenerElectrónica I1 Ejercicios Vínculos INDICE Compuerta s Lógicas Unidad 1.
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
Eduardo Cruz Pérez.
ESTUDIO Y DESARROLLO DE UN SIMULADOR DIGITAL DE CIRCUITOS LÓGICOS
Transcripción de la presentación:

Circuitos combinacionales II

Compuerta NAND Las compuertas AND, OR y NOT son las compuertas básicas o fundamentales, a partir de estas se pueden construir otras cuatro más NAND, NOR, OR exclusiva y NOR exclusiva. La figura siguiente muestra como esta formada una compuerta NAND y su símbolo

Ejercicios Escribir la expresión booleana para una compuerta NAND de tres entradas. Dibujar el símbolo de la compuerta anterior Hacer la tabla de verdad Resumen: Una compuerta NAND tendrá en su salida un nivel bajo solo cuando todas las entradas estén en nivel alto.

Circuito

Compuerta NOR La figura siguiente muestra como esta formada una compuerta NOR y su símbolo.

Ejercicios Escribir la expresión booleana para una compuerta NOR de tres entradas. Dibujar el símbolo de la compuerta anterior Hacer la tabla de verdad Resumen: siempre que hay un nivel alto en cualquier entrada la NOR produce un nivel bajo

Circuito

Compuerta OR Exclusiva L a compuerta OR exclusiva se sustituye por XOR. La tabla de verdad de la función XOR se muestra a continuación La salida XOR se habilita o aparece un 1 a la salida cuando en las entradas aparece un número impar de 1 (detector de 1 impar).

Ejercicios Escribir la expresión booleana para una compuerta XOR de tres entrada. Dibujar el símbolo para una compuerta XOR de tres entradas. Elaborar tabla de verdad

Escriba los pulsos de salida del circuito que se muestra

Circuito 74LS86

NOR exclusiva La función NOR exclusiva se escribe XNOR Es la operación OR exclusiva pero testada. Símbolo: Tabla de verdad Detector de número par de 1

Ejercicios Escriba la expresión booleana para una compuerta XNOR de tres entradas. Dibujar el símbolo: Escribir la tabla de verdad: Determine las salida del siguientes circuito lógico

Circuito

FIN