Procesos de Desarrollo de Hardware Libre Asistentes: Agustin Marcos Alberto Medrano Antonio Araujo Brett Carlos Soto Dhionel Díaz María Virginia Espinoza.

Slides:



Advertisements
Presentaciones similares
INFORMATICA I PROYECTO SIRLA Jorge Walter Sosa Esteban Parra González Juan Camilo Morales.
Advertisements

UNIVERSIDAD AUTONOMA SAN FRANCISCO GESTION DE CALIDAD I Ing. Maria del Pilar Vera Prado.
Concurso 2010 de premiación a la innovación en la Administración Tributaria.
El Ciclo de Vida del Software  Procesos del Ciclo de Vida del SoftwareProcesos del Ciclo de Vida del Software  Breve Introducción a la Norma ISO/IEC.
Bailadores Mayo de 2016 Integrantes: Vargas, Jean. C.I: Andrade, Ingry. C.I: Escalona, Nelson. C.I Araque, María. C.I:
Verificación y Validación de Software
Medellín - Bogotá | PBX: (57) | Dirección Medellín: Cr 79# || Todos los derechos reservados 2016 © Diseño Jeduca.
Protocolo Inicial de Investigación en Hardware Libre Procedimiento & Metodología Esto es basado en el contenido de la plataforma de desarrollo de SL (con.
DISEÑO E IMPLEMENTACIÓN DE UN SISTEMA PARA LA MANIPULACIÓN DE OBJETOS VIRTUALES POR MEDIO DE UN LENGUAJE DACTILOLÓGICO José Oramas M.
Proceso de Admisión Responsable: Unidad Externa de Medición de la Calidad de la Educación (UMCE) Rectoría Vice Rectoría Académica.
Infraestructura de Datos Espaciales de Venezuela, una IDE 100% software libre. (Software Colaborativo)
RED DE TRANSFERENCIA TECNOLÓGICA. Transferencia tecnológica Es un espacio de reflexión y articulación de voluntades para construir las lineas que conduzcan.
Proyecto HL – Transmisor FM Asistentes: Ing. Alberto Medrano (Administrador) Colaboradores: ¿?
REPÚBLICA BOLIVARIANA DE VENEZUELA MINISTERIO DEL PODER POPULAR PARA LA EDUCACIÓN UNIVERSITARIA UNIVERSIDAD NACIONAL ABIERTA DIRECCIÓN DE INVESTIGACIONES.
Republica Bolivariana de Venezuela Ministerio del Poder Popular para la Educación Universitaria Universidad Fermín Toro Políticas Gubernamentales Orientadas.
INGENIERÍA INDUSTRIAL. ¿QUE ES INGENIERÍA INDUSTRIAL ?  La Ingeniería Industrial es por definición la rama de las ingenierías encargada del análisis,
INGENIERÍA MULTIMEDIA SNIES DATOS IMPORTANTES TÍTULO OTORGADO: Ingeniero Multimedia DURACIÓN: 10 Semestres CRÉDITOS: 174 MODALIDAD: Presencial.
Fundamentos de Programación de Computadores Módulo de Análisis y Diseño de Algoritmos.
Bienvenidos!!! "El Software Libre y su incidencia en lo Social"
Sistema Educativo Estatal basado en Estándares Internacionales
wShifts – Gestión de Turnos de Trabajo
OTROS METODOS PARA HACER PROSPECTIVA
Ing. John Delgado MsE, nCSE.
Sistema de Control de Acceso
CONOCIMIENTOS LIBRES …
Fundamentos de programación
Federico Rodriguez Bravo Ing. Jaime A. Pavlich-Mariscal Ph.D
Proceso de Desarrollo de SW
Aplicación Distribuida sobre Arquitectura Multi Capas, caso práctico Módulo Evaluación de RR.HH basado en Competencias ESPE Guillermo Narváez V.
UTRERAS COLLAGUAZO PAMELA ESTEFANÍA
APLICACIONES Y BASES DE DATOS EN LA NUBE
Circuitos básicos electrónicos
ENFOQUES DE CONSERVACIÓN
República Bolivariana de Venezuela
Galleta electrónica.
INNOVACIONES TECNICAS A LO LARGO DE LA HISTORIA
Ciclo de Vida del Sistema
Fundamentos del computador
Simulación y tipos de simulación
Introducción a la Simulación
GESTIÓN DE MANTENIMIENTO PARA LAS UNIDADES COMPACTADORAS
Las herramientas Case Julian madrigal.
Investigaciones similares
Análisis y Diseño Orientado a Objeto
Tema 5. Cómputo aplicado a diferentes áreas de la ingeniería y otras disciplinas Objetivo: El alumno identificará la aplicación del cómputo para la.
Nuevo sistema de Gestión de Titulación
GENERACIÓN DE COMPUTADORAS
Auditoría Informática
Especificación de requerimientos por: Sonia Cristina Gamboa Sarmiento
Modulo 0: Administratrivia
ESTRATEGIAS PEDAGÓGICAS
SOFTWARE ESTADISTICO Y ADMINISTRADORES DE BASES DE DATOS
Proceso de Desarrollo de SW
Diferencias programador vs Ingeniero de software
CONCEPTOS BÁSICOS DE COMPUTACIÓN E HISTORIA
MODELO ADDIE. MODELO ADDIE El modelo ADDIE es un proceso de diseño Instruccional interactivo, en donde los resultados de la evaluación formativa de.
PROCESO UNIFICADO DE DESARROLLO R.U.P.
STACK UXXI-ADF Cuenta con más de 100 componentes reutilizables
CURSO PROGRAMACIÓN BÁSICA SEMANA 2
Modelo de la cascada (cont.)
Desarrollo de sitios web
Análisis y Diseño II.
Tema 2 Sistemas de información y la organización
TALLER DE LEGISLACIÓN EDUCATIVA Y MANUALES DE ORGANIZACIÓN
Sistema de Gestión de Tecnologías
INSTITUTO TECNOLOGICO DE VERACRUZ 1.5 El proceso de simulación
¿PARA QUIENES ESTA ENFOCADO ESTE DIPLOMADO?
Propuesta para la creación del nuevo Módulo de Especialidad
LA INTEGRACIÓN SEGMENTADA COMO METODOLOGÍA DE DESARROLLO PARA UNA GERENCIA DE SISTEMAS DE INFORMACIÓN EFECTIVOS 05/08/2019.
Gestión de Proyectos Informáticos (GPI) ISW
Transcripción de la presentación:

Procesos de Desarrollo de Hardware Libre Asistentes: Agustin Marcos Alberto Medrano Antonio Araujo Brett Carlos Soto Dhionel Díaz María Virginia Espinoza Colaboradores: Dr. Gerard Páez (CEMISID)

Copyright (c) 2008 Agustin Marcos, Alberto Medrano, Antonio Araujo Brett, Carlos Soto, Dhionel Díaz, María Virginia Espinoza ( del Equipo de Desarrollo de Hardware Libre de la Fundación CENDITEL. La Fundación CENDITEL concede permiso para copiar, distribuir y/o modificar este documento bajo los términos establecidos en la licencia de documentación GFDL, Versión 1.2 de la Free Software Foundation; sin secciones invariantes ni textos de cubierta delantera ni textos de cubierta trasera. Una copia de la licencia en inglés y en español puede obtenerse en los siguientes sitios en Internet: En inglés: En español: Licencia de Uso

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 3 Procesos de Desarrollo de Hardware Libre Proceso de Conceptualizació n de Proyectos Proceso de Administración de Proyectos de HL Proceso de Desarrollo de Proyectos en HL Sugerencias de modificaciones en el alcance del proyecto Alcance del Proyecto Versiones de sugerencias de cambios en los requerimientos Plan por iteración

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 4 Proceso de Conceptualización de Proyectos Análisis y reflexión sobre problemas y soluciones Estudio de factibilidad de desarrollo del proyecto de HL Identificación de los actores que podrían integrar a comunidad de desarrollo del proyecto de HL Elaboración de la propuesta de desarrollo del proyecto de HL Solución, o parte de ella, en otra área ¿solución en el área de desarrollo de hardware? ¿el desarrollo es factible? Desarrollo no factible Rama: Hardware Libre Definición o actualización del alcance del proyecto de HL

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 5 Proceso de Administración de Proyectos de HL Descripción de la aplicación a desarrollar Conformación de la comunidad de desarrollo Administración técnica del proyecto Seguimiento de las tareas que realiza el equipo de desarrollo Integración del proyecto de los aportes de los colaboradores Selección de los estándares de desarrollo Elaboración o actualización del plan del proyecto Elaboración o actualización de la página web del proyecto Elaboración del plan por iteración

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 6 Proceso de Desarrollo de Proyectos en HL Especificación de Hardware Estático Programación de Dispositivos Desarrollo de IC Integración Validación? Verificación y Simulación ? Pruebas Fabricación si es nec.

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 7 Proceso de Desarrollo de Proyectos en HL HARDWARE ESTÁTICO HARDWARE DINÁMICO ASIC (Circuito Integrado para Aplicaciones Específicas) (diseño de chips) HARDWARE PROGRAMABLE Componentes Pasivos (todos) e.g. Cable, condensador, conmutador, fusible, inductor, interruptor, potenciómetro, relé, resistor, transductor, transformador, varistor, capacitador. Componentes Activos (algunos) amplificador operacional, biestable, diac, diodo, diodo zener, baterias, tiristor, puerta lógica, transistor, triac, memorias Diseño basado en Celdas Estándares (Standard Cell) Diseño basado en Matriz de Puertas (Gate Array) Diseño hecho totalmente a la medida (Full Custom Circuits) Diseño estructurado (Structured Array) CPLDMicrocontroladoresFPGA

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 8 Especificación de Hardware Estático Desarrollo de Simuladores y Herramientas* Especificación del diagrama esquemático Validación (Verificación?) Lógica y de Temporización Trazado (Layout) Validación (Verificación?) del Trazado * en caso de que no existan herramientas para ello KtechLab otros Kicad gEDA (gpsim) otros Kicad gEDA (pcb) otros Pruebas

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 9 Programación de Dispositivos Desarrollo de Simuladores y Herramientas* Programación (Assembler, C otros lenguajes) * en caso de que no existan herramientas para ello KtechLab otros Piklab Pikdev avr otros Simulación

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 10 Proceso tecnológico para el desarrollo de circuitos integrados por Dr. Gerard Páez Desarrollo de Simuladores y Herramientas* Cara Frontal del Diseño de un Circuito Integrado Especificación en HDL del diseño Validación (Verificación?) Lógica y de Temporización Cara Final del Diseño de un Circuito Integrado Modelo FPGA Modelo Full-Custom Programación en FPGA Validación (Verificación?) del FPGA Layout Validación (Verificación ?) del Layout Tapeout Fabricación del Chip * en caso de que no existan herramientas para ello

Gobierno Bolivariano de Venezuela Ministerio del Poder Popular para la Ciencia y la Tecnología Fundación Centro Nacional de Desarrollo e Investigación en Tecnologías Libres 11