Descargar la presentación
La descarga está en progreso. Por favor, espere
1
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
ELEMENTOS DE MEMORIA: LATCHES Y FLIP-FLOPS Continuacion….
2
Latch tipo D Lógica Secuencial – Latches y Flip-Flops
3
Latch tipo D con habilitación
Lógica Secuencial – Latches y Flip-Flops
4
Latch tipo JK Lógica Secuencial – Latches y Flip-Flops
5
Latch tipo JK Lógica Secuencial – Latches y Flip-Flops
6
Latch tipo JK Lógica Secuencial – Latches y Flip-Flops
7
Latch tipo T Lógica Secuencial – Latches y Flip-Flops
8
Latch tipo T Lógica Secuencial – Latches y Flip-Flops
9
DESVENTAJA LATCHs Los circuitos de latch no son adecuados para usarse en circuitos lógicos secuenciales síncronos. La desventaja de los latchs radica en que cualquier cambio no deseado en la entrada cuando la señal de control esta activa, genera cambio en la salida. Esto puede suceder con el ruido. Lógica Secuencial – Latches y Flip-Flops
10
Esto lo hace por medio de una señal de tiempo especial llamada reloj.
FLIP-FLOPS Los circuitos denominados FLIP-FLOPs resuelven el problema de los latchs restringiendo los instantes en los que se puede cambiar el estado de los elementos de memoria. Esto lo hace por medio de una señal de tiempo especial llamada reloj. Los FLIP-FLOPs constituyen los elementos básicos de los circuitos lógicos secuenciales síncronos. Lógica Secuencial – Latches y Flip-Flops
11
FLIP-FLOP SR MAESTRO-ESCLAVO
Q Qn QM Lógica Secuencial – Latches y Flip-Flops
12
Detección de Flanco Lógica Secuencial – Latches y Flip-Flops
13
FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops
14
FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops
15
FLIP-FLOP TIPO D 1 1 Lógica Secuencial – Latches y Flip-Flops
16
FLIP-FLOP TIPO D Lógica Secuencial – Latches y Flip-Flops
17
FLIP-FLOP TIPO SR Lógica Secuencial – Latches y Flip-Flops
18
FLIP-FLOP TIPO SR Lógica Secuencial – Latches y Flip-Flops
19
FLIP-FLOP TIPO JK Lógica Secuencial – Latches y Flip-Flops
20
FLIP-FLOP TIPO JK Lógica Secuencial – Latches y Flip-Flops
21
FLIP-FLOP TIPO T Lógica Secuencial – Latches y Flip-Flops
22
FLIP-FLOP TIPO T Lógica Secuencial – Latches y Flip-Flops
23
OTRO PROBLEMA Hasta ahora en todos nuestros análisis hemos asumido un estado inicial para los valores de salida de latch y flip-flops ¿Que debe hacerse para establecer un estado inicial en un FLIP-FLOP o en un LATCH? Lógica Secuencial – Latches y Flip-Flops
24
SET Y RESET ASINCRONO PR = SET CLR = RESET MODO DE OPERACIÓN ENTRADA
ESTADO ACTUAL ESTADO SIGUIENTE ASINCRONA SINCRONA PR CLR CLK D Q Q* RESET ASINCRONO 1 X SET ASINCRONO PROHIBIDO FF TIPO D ↑ Lógica Secuencial – Latches y Flip-Flops
25
ANALIZAR CIRCUITO Suponga que inicialmente Q0=Q1=Q2=0
Lógica Secuencial – Latches y Flip-Flops
26
ANALIZAR CIRCUITO Antes de iniciar el análisis suponga que se presiona y se suelta el pulsador Lógica Secuencial – Latches y Flip-Flops
Presentaciones similares
© 2024 SlidePlayer.es Inc.
All rights reserved.