PARCIAL 3 PARTE PRACTICA LA GRABADORA Ariel Calzada Carlos Rios Alex Cooper.

Slides:



Advertisements
Presentaciones similares
Informática.
Advertisements

Computadora Máquina electromecánica. Rapidez y eficiencia (MIPS)
Circuitos secuenciales
LA COMPUTADORA.
Ciclo de desarrollo del software
Análisis Análisis y Síntesis Métodos de análisis: Tabla de verdad.
12.4 Seguridad de los archivos del sistema
Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Sistemas Digitales Electrónica Digital I 17:51 Sistema Digital Binario.
SIMULACIÓN DE PROCESOS (P1) JUAN CARLOS VERGARA SCHMALBACH PROGRAMA DE ADMINISTRACIÓN INDUSTRIAL.
DIPLOMA DE ESTUDIOS AVANZADOS (D.E.A.) Carlos Ayyad Limonge.
EXAMEN CORTO SOBRE FLIP-FLOPS
Apuntes 1º Bachillerato CT
1 Entendiendo la Evaluación del Periodo Análisis de Resultados.
¿Por qué a prueba de fuego?
S i C o D Sistema de Colección de Datos. Especificaciones técnicas Lenguaje de programación: Lenguaje de programación: ® Microsoft Visual Basic 6.0. Manejador.
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
¿Porqué probar hipótesis? Es conveniente más no necesario Comprobar hipótesis, realidad social, pruebas de sentido común El sentido común es estrecho,
8 de Abril 2005 Capitulo 11. Notaciones para interfaces de usuarios Capitulo 13. Diseño conceptual: el modelo mental del usuario Capitulo 14. Diseño conceptual:
Lógica de Tres Estados (TRI-STATE)
ARQUITECTURA DE COMPUTADORES
Unidad ll Equipo 2 Juan Carlos Martínez Ramos Erik Iván Mancilla Romero Cristian Suarez Luis Ángel Santiago Alex Joshua Serrano.
José Carlos Roncero Blanco Encriptar y desencriptar ficheros de texto en sistemas GNU/Linux utilizando el comando tr que permite realizar sustituciones.
Organización del Computador 1
APRENDA Las horas del reloj 2006 Quinín Freire.
Diseño lógico secuencial con VHDL
Diagramas de Estructura
Real Colegio San José S.A.S Programación - BASIC.
Sistemas Secuenciales Electrónica Digital
ARQUITECTURA DE COMPUTADORES
Organización del Computador 1
El reloj.
Juan Carlos Olivares Rojas
Reporte técnico Hecho por: Karen Muñoz Ossa 10 Informática 2.
Diseño Orientado al Flujo de Datos
La teoría de la empresa y la organización del mercado
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 08.
Los números 1,2,15,36 son de tipo Reales Naturales Racionales Enteros Reales Naturales Racionales Enteros.
FLIP - FLOP Oscar Ignacio Botero H..
GlobalQuoter.COM Fácil, Seguro y Asequible GlobalQuoter.COM Fácil, Seguro y Asequible.
Alumno: Gerardo Mario Valdés Ortega
UNIDAD 1 Introducción a la Programación OBJETIVO: El estudiante identificará los elementos Básicos de todo lenguaje de programación. Comparando las posibles.
PERIFERICOS ¿Qué son? Reciben este nombre todos los dispositivos que se encuentran alrededor de motherboard de la computadora, algunos dentro y otros fuera.
Ciclo de desarrollo del software
SUBDIRECCIÓN DE IMPLANTACIÓN Procesos del área Diciembre, 2012.
Unidad *1 Descripción Del Proceso Del Desarrollo Del Software Área: Ciclo De Vida De Software. Marilyn Yulyeth Gómez Atehortua. Brahian Smith moreno Londoño.
Flip-Flop Integrantes: Hesbon Esaù Torres Jaime
CLASE 194 TRIÁNGULOS SEMEJANTES.
Diseño de los casos de prueba. ¿Que es el diseño de los casos de prueba? Es una parte de las pruebas de componentes y sistemas en las que se diseñan los.
ECBTI - ZCBOY CEAD DUITAMA PRESENTACIÓN CURSO SISTEMAS DIGITALES SECUENCIALES Ingeniería Electrónica e Ingeniería de Telecomunicaciones Escuela de Ciencias.
Instalación Mandriva Linux en Virtualbox CRISTHIAN RODRIGUEZ RODRIGUEZ ROBERTO EULALIO ONOFRE BALBOA.
Circuitos secuenciales 2
ELECTRONICA Lógica Secuencial Introducción  A partir de este laboratorio queremos demostrar la importancia del la lógica secuencial a través de la.
Desarrollo de aplicaciones Embedded usando GTK+ y GPE Ariel Rios Mayo 2005.
Organización del Computador 1 Lógica Digital 2 Circuitos y memorias.
Descripción del nivel de competencia.
PRUEBA.
Prueba para pdf.
TRANSFORMACIONES ISOMÉTRICAS. TRASLACIÓN A A’ B B’ C C’ TRASLACIÓN DEL TRIÁNGULO ABC SEGÚN VECTOR v v.
COMO SE GRABA ARCHIVOS EN UN CD.
Diagrama de flujo y Algoritmo
DERIVADAS PARCIALES Autor: Jan Carlos Quispe Sucasaca.
FILOSOFÍA 3° PRUEBA.
Presentación de prueba.
¿Qué tenemos que averiguar?
Dfsfdsfs sfdsdfsf. prueba dfdsffss Prueba 3.
Prueba.
Escoge uno de los Presionar uno de los Eliges el Nivel Instrucciones.
Transcripción de la presentación:

PARCIAL 3 PARTE PRACTICA LA GRABADORA Ariel Calzada Carlos Rios Alex Cooper

PARAR (S) PAUSA (Q) PLAY (P) GRABAR (G) BORRAR (B) 001BORRAR (B) 101PARAR (S) 111PLAY (P) 110PAUSA (Q) 100GRABAR (G) A=0, B=0, C=1 A=1 B=0 C=1 A=1, B=0, C=1 A=1, B=0, C=0 A=1, B=1, C=1 A=1, B=1, C=0 A=0, B=0, C=1 A=1, B=0, C=1 A=1, B=0, C=0 A=1, B=1, C=0 A=1, B=1, C=1 DIAGRAMA DE ESTADOS

ESQUEMÁTICO PARA FLIP-FLOPS TIPO D

SIMULACIÓN: DESCRIPCIÓN DE LAS PRUEBAS REALIZADAS Para probar la simulación correcta de la máquina, se realizaron los siguientes pasos: 1.Dejar el RELOJ apagado ( 0 ) 2.Preselecionar el estado actual ( PRN_2, PRN_1,PRN_0) 3.Escoger una entrada ( A,B,C) 4.Revisar que los valores que toman los JK ó Ds respectivos sean correctos

SIMULACIÓN: FLIP-FLOP TIPO JK

SIMULACIÓN: FLIP-FLOP TIPO D