Lógica NMOS / PMOS Z Z A Z A A’ A B C A A B Z C =(A+B+C)’ Z B C Z A B VDD D1 D2 G2 G1 S1 Z S2 Masa -VGG -VDD D1 D2 G2 G1 S1 Z Masa S2 A -VGG -VDD Z VGG (>VDD+VGST) A A’ A B C A VGG VDD A B Z C =(A+B+C)’ Z B C Z A B C =(A•B•C)’
Familia CMOS vI vO A B C D vO vI VDD D2 G2 S2 VDD vo 0 2.0 4.0 6.0 8.0 10.0 12.0 14.0 16.0 14.0 12.0 10.0 8.0 6.0 4.0 2.0 vO vI VDD VDD = 15 V D2 G2 S2 VDD vo RON < R1 < ROFF ROFF > R2 > RON vI VO = VI + 2 vO -1 D1 G1 S1 VDD = 10 V A VO = VI - 2 Masa B VDD = 5.0 V C p+ n p Substrato n D1 D2 G2 G1 S1 S2 D 30% VDD 30% VDD 45% VDD 45% VDD
Familia CMOS - Parámetros estáticos Parámetro @ VDD = 5V 10V 15V VIL máx 1,5 V 3,0 V 4,5 V VIH mín 3,5 V 7,0 V 11,0 V IIL máx 0,3 μA IIH máx VOL máx 0,05 V VOH mín 4,95 V 9,95 V 14,95 V IOL mín 0,44 mA 1,1 mA 3,0 mA IOH mín -0,16 mA -0,4 mA -1,2 mA NMH NML 3,5 1,5 VI VIH mín VIL máx 4,95 0,05 VOH mín VOL máx VO NMH=1,5V NML=1,5V
Consumo Estático PD media Tiempo de propagación tpd medio Familia CMOS – Disipación y Retardos VDD vI VDD vO Consumo Estático PD media VDD RON ↔ROFF ROFF ↔RON Cin≈5 pF 50 μW Tiempo de propagación tpd medio 30 nseg. tpHL tpLH tr tf t (nseg.) 30 60
Familia CMOS – Compuertas Básicas Z VDD Masa VDD Masa Z A B A B Z =(A•B)’ A B A B Z =(A+B)’ VDD E H H’ E Z H Z H H’ E Z TG
Familia CMOS – Serie “B” Z VDD Masa A B VDD RON ↔ROFF ROFF ↔RON VDD VDD Z Tiempo de propagación (tpHL=tpLH) Serie UB 30 nseg.+ (1,7 nseg./pF) CL Serie B 80 nseg.+ (0,9 nseg./pF) CL A B Z
Familia CMOS 74HC – 74HCT 74HC 74HCT WP ≈ 2WN WN ≈ 7WP vI vO VDD VIN -V
Protección ESD de Entradas/Salidas
Familias CMOS – Tensiones de trabajo
Familias CMOS – tpd vs. VCC
Familia BiCMOS A Z =(A•B)’ Z B A VCC Masa T4 T3 T2 T1 VCC T8 T7 VCC