Lógica NMOS / PMOS Z Z A Z A A’ A B C A A B Z C =(A+B+C)’ Z B C Z A B

Slides:



Advertisements
Presentaciones similares
FAMILIAS LÓGICAS TTL-CMOS
Advertisements

METODO SIMPLEX FORMA TABULAR.
FORMA TABULAR. REGLAS DE AUMENTO TIPO DE RESTRICCION Agregar a la restricción Agregar a la función objetivo (las variables de holgura y excedente tienen.
Copyright © 2006 Edwin Merced Todos los Derechos Reservados Glosario Interactivo de Tecnología Asistiva X Instrucciones: Oprima el botón de avanzar (
Instituto Tecnológico de Oaxaca
Funciones lógicas Tema 4.
circuitos vlsi TEMA 3. LÓGICA COMBINACIONAL Dr. José Fco. López
Escalas de integración Familias lógicas
Circuitos Integrados.
Principales parámetros de las puertas lógicas.
Familias Lógicas – Evolución cronológica
Lógica CMOS Familias Lógicas Evolución serie 4000, serie 4000UB-4000B,
Introducción a la Electrónica
Introducción Familias Lógicas
Introducción a la Electrónica
Teoría para la práctica 1
Familia DL (Diode Logic)
Familias Lógicas Circuitos Electrónicos Digitales
AUTOMATIZACION INDUSTRIAL TRANSISTOR MOSFET
Others, soporte para síntesis. Los agregados tienen la habilidad de usar la sentencia others, la cual asignará un valor a todos los otros elementos de.
Codificador de convolución
Símbolo. Características Clasificación de los transistores
EL TRANSISTOR BIPOLAR EN CONMUTACIÓN
Consuelo Alexandra Cerna Pila Andrea G. Malla Rodríguez
1 Familias Lógicas Electrónica Digital Electrónica Básica José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC.
EL PRIMER TRANSISTOR INSTITUTO POLITECNICO NACIONAL CENTRO DE INVESTIGACIÓN EN COMPUTACIÓN LABORATORIO DE MICROTECNOLOGIA Y SISTEMAS.
INEL 4207 Gladys O. Ducoudray
TEMA 2: LA UNIÓN P-N Mª Dolores Borrás Talavera.
Inversores de carga saturada
Rectificación ½ onda. Carga R-L A -A  . Rectificación ½ onda. Carga R-L.
Flexión - Esfuerzos Normales
Tecnología de circuitos integrados
Electrónica Analógica y de Potencia: Tema 3 TEMA 3: EL DIODO COMO ELEMENTO DE UN CIRCUITO Mª Dolores Borrás Talavera.
Procesos de Iniciación y Planificación
FUNCIONES TRIGONOMETRICAS DÍA 32 * 1º BAD CS
ESTADOS DE UN CIRCUITO BINARIO
Técnicas experimentales para la medida de la corriente, energía y potencia consumida por un CI CMOS. Alejandro Peidro Palanca Director: Josep Rius Vázquez.
Problema propuesto de fuente de alimentación regulada Fernando A. Marengo Rodriguez Universidad Nacional de Rosario Facultad de Ciencias Exactas, Ingeniería.
1 © UPM-ETSISI Tema 7.-Tecnología de las Estructuras y Subsistemas Lógicos Combinacionales © UPM-ETSISI Tema 7 Tecnología de las Estructuras y Subsistemas.
Transistores.
El abecedario.
· TOSHIBA es una empresa japonesa · Subdivisión en America (TAEC) · TAEC ofrece una de las mayores líneas de productos integrados en la industria.
ELECTRÓNICA Y AUTOMATISMOS
incrementar la miniaturizaciónreducir voltajes. Tendencia de la industria a incrementar la miniaturización y reducir voltajes. Productos PHILIPS de bajo.
GLOSARIO DIGITALES BIT: es la mínima unidad de almacenamiento y se representa por un “0” o un “1” lógico.  “0” es ausencia de señal  “1” es presencia.
Familias Lógicas Circuitos Electrónicos Digitales
Organización del Computador I Verano Aritmética (2 de 3) Basado en el capítulo 4 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
Familias Lógicas Circuitos Electrónicos Digitales
Tema: Las familias Lógicas.
El alfabeto.
El alfabeto. “El alfabeto” en español Aa [ah] Bb [be]
Desde 1953 se propuso su fabricación (5 años después de los BJT), aunque su fabricación fue posible hasta mediados de los años 60's. Tipos de transistores.
Apuntes de Matemáticas 3º ESO
Se consideran los puntos consecutivos y colíneales A, B, C y D tal que: B es punto medio de AC y AD = 5BC. Si: CD = 12; calcula AB.
Diseño de CIs I Capítulo 6 Herramientas de ayuda al diseño de CIs Herramientas CAD (Computer Aided Design)
Tema 3. Diseño con circuitos comerciales
Marzo 8, 5:17 PM 100Ω + - RLRL Carga (Load) vivi iLiL Concepto de Carga: 50Ω 2.
Ronald J. Tocci and Neal S. Widmer Digital Systems, Eighth Edition Copyright ©2001 by Prentice-Hall, Inc. Upper Saddle River, New Jersey All rights.
Diseño de Circuitos Digitales para Comunicaciones 7. Diseño de circuitos CMOS de baja potencia.
APANTANLLAMIENTO AB.
Dibujo Técnico I y II Sistema Diédrico Proyecciones del Punto.
ELECTRÓNICA Y AUTOMATISMOS
EL42A Circuitos Electrónicos Semestre Primavera 2003
El alfabeto español.
EL42A Circuitos Electrónicos Semestre Primavera 2003
AB CD.
Compatibilidad entre CMOS y TTL -Hay una diferencia apreciable entre los niveles lógicos de ambos tipos de dispositivos. -Cuando cargamos una puerta.
Circuitos Integrados Teoría para la práctica 1. Introducción  Definición: Un circuito integrado (CI) es un cristal semiconductor de silicio, llamado.
Vvv fffff.
Transcripción de la presentación:

Lógica NMOS / PMOS Z Z A Z A A’ A B C A A B Z C =(A+B+C)’ Z B C Z A B VDD D1 D2 G2 G1 S1 Z S2 Masa -VGG -VDD D1 D2 G2 G1 S1 Z Masa S2 A -VGG -VDD Z VGG (>VDD+VGST) A A’ A B C A VGG VDD A B Z C =(A+B+C)’ Z B C Z A B C =(A•B•C)’

Familia CMOS vI vO A B C D vO vI VDD D2 G2 S2 VDD vo 0 2.0 4.0 6.0 8.0 10.0 12.0 14.0 16.0 14.0 12.0 10.0 8.0 6.0 4.0 2.0 vO vI VDD VDD = 15 V D2 G2 S2 VDD vo RON < R1 < ROFF ROFF > R2 > RON vI VO = VI + 2 vO -1 D1 G1 S1 VDD = 10 V A VO = VI - 2 Masa B VDD = 5.0 V C p+ n p Substrato n D1 D2 G2 G1 S1 S2 D 30% VDD 30% VDD 45% VDD 45% VDD

Familia CMOS - Parámetros estáticos Parámetro @ VDD = 5V 10V 15V VIL máx 1,5 V 3,0 V 4,5 V VIH mín 3,5 V 7,0 V 11,0 V IIL máx 0,3 μA IIH máx VOL máx 0,05 V VOH mín 4,95 V 9,95 V 14,95 V IOL mín 0,44 mA 1,1 mA 3,0 mA IOH mín -0,16 mA -0,4 mA -1,2 mA NMH NML 3,5 1,5 VI VIH mín VIL máx 4,95 0,05 VOH mín VOL máx VO NMH=1,5V NML=1,5V

Consumo Estático PD media Tiempo de propagación tpd medio Familia CMOS – Disipación y Retardos VDD vI VDD vO Consumo Estático PD media VDD RON ↔ROFF ROFF ↔RON Cin≈5 pF 50 μW Tiempo de propagación tpd medio 30 nseg. tpHL tpLH tr tf t (nseg.) 30 60

Familia CMOS – Compuertas Básicas Z VDD Masa VDD Masa Z A B A B Z =(A•B)’ A B A B Z =(A+B)’ VDD E H H’ E Z H Z H H’ E Z TG

Familia CMOS – Serie “B” Z VDD Masa A B VDD RON ↔ROFF ROFF ↔RON VDD VDD Z Tiempo de propagación (tpHL=tpLH) Serie UB 30 nseg.+ (1,7 nseg./pF) CL Serie B 80 nseg.+ (0,9 nseg./pF) CL A B Z

Familia CMOS 74HC – 74HCT 74HC 74HCT WP ≈ 2WN WN ≈ 7WP vI vO VDD VIN -V

Protección ESD de Entradas/Salidas

Familias CMOS – Tensiones de trabajo

Familias CMOS – tpd vs. VCC

Familia BiCMOS A Z =(A•B)’ Z B A VCC Masa T4 T3 T2 T1 VCC T8 T7 VCC