Capítulo 5 El procesador Félix García Carballeira Jesús Carretero Pérez José Daniel Sánchez García David Expósito Singh © Ediciones Paraninfo1.

Slides:



Advertisements
Presentaciones similares
El modelo de Von Neumann
Advertisements

Diseño de la ruta de datos monociclo para la arquitectura MIPS
DISEÑO DE TRANSFERENCIA ENTRE REGISTROS
UNIVERSIDAD DEL VALLE DE MEXICO
UNIVERSIDAD DEL VALLE DE MEXICO CAMPUS CHAPULTEPEC
Ing. María Rosa Dámaso Ríos CPU(cuarta semana)
ESTRUCTURA DEL COMPUTADOR
ORGANIZACIÓN COMPUTACIONAL
Camino de Datos y Control
Arquitectura Vonn Neuman. 2 Máquina Vonn Neuman John Vonn Neuman fue un destacado científico y matemático que realizó contribuciones muy importantes en.
El Microprocesador.
Profesor: Rodrigo Sanhueza F.
CICLO DE EJECUCION DE UNA INSTRUCCION
PERCY CHUMBE BUENDIA. KIZZY GUTIERREZ VALVERDE. RUTH NOEMY APAZA JARA.
1. Introducción Estructura básica de un computador.
Sistemas Operativos Funcionamiento general de una computadora bajo el control de un programa.
Arquitectura de Computadores
LECCIÓN 10. INTRODUCCIÓN AL CONTROL MICROPROGRAMADO
El procesador: la ruta de datos y el control (II Parte)
El nivel de la Microprogramación
UNIDAD DE CONTROL (CU) Universidad Nacional Autónoma De Honduras UNAH
Unidad de Control Escuela Superior de Informática
Composición Interna de un Procesador
Microcomputadores Prof : Tatiana Marín R.. Sistema basado en microprocesador de 8 bits.
Arquitectura del Computador
Diseño digital para microprocesadores
ARQUITECTURA DE LOS MICROPROCESADORES DE 8 BITS
MICRO Y MACRO ARQUITECTURA
Unidad 2: Organización del CPU
Informática Conceptos básicos.
Instrucciones: FORMATO DE INSTRUCCIONES
Arquitectura de Máquinas Computadoras II
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 13.
Universidad Tecnológica de la Selva Ing. Emmanuel Gordillo Espinoza.
Conceptos Arquitectónicos del computador
El procesador Creando un solo datapath. Universidad de SonoraArquitectura de Computadoras2 Introducción 1. Crear un solo datapath a partir de los datapaths.
Capítulo 5. El procesador: Camino de datos y control.
Microcomputadores Prof: Tatiana Marín R.. Lenguaje máquina = lenguaje binario InstrucciónLenguaje máquina (binario)OP ( hex)Nemónico Restar F0SUB.
Diseño de la Unidad de Control Multiciclo: Microprogramación
Arquitectura del Computador Puerto Ordaz, Noviembre del 2011
Datapath para las instrucciones de carga y almacenamiento (load/store)
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 11.
“Organización y Arquitectura de Computadores” William Stallings
Capítulo 7 Sistemas de entrada/salida Félix García Carballeira Jesús Carretero Pérez José Daniel Sánchez García David Expósito Singh © Ediciones Paraninfo1.
El procesador Diseño del control.
Departamento de Informática. Curso LA UNIDAD DE CONTROL LECCIÓN 9. DISEÑO DE PROCESADORES USANDO CONTROL CABLEADO.
Capítulo 3 Instrucciones y direccionamiento Félix García Carballeira Jesús Carretero Pérez José Daniel Sánchez García David Expósito Singh © Ediciones.
Sánchez Manjarrez Silvana Ing. Daniel Domínguez C. México, D.F. a 13 de septiembre del 2006 Arquitectura de Computadoras Arquitecturas CISC Y RISC Campus.
Capítulo 4 CPU y la memoria.
Informática Clase Arquitectura de la Computadora.
1.1 Introducción A Los Sistemas Informáticos
Laboratorio Informática I
Capítulo 8 Memoria virtual Félix García Carballeira Jesús Carretero Pérez José Daniel Sánchez García David Expósito Singh © Ediciones Paraninfo1.
Organización del Computador I Verano Control Multiciclo Basado en el capítulo 5 del libro de Patterson y Hennessy Verano 2004 Profesora Borensztejn.
INFORMÁTICA Conceptos Fundamentales
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 17 La mayor parte del contenido de estas láminas, ha sido extraído del libro Computer Organization and.
Principio unidad 1.
Capítulo 6 Memoria caché Félix García Carballeira
El procesador es el cerebro del computador que se encarga de organizar, procesar la información ejecutar cálculos y en general realizar muchos procesos.
LA CPU Ing. Manuel Andrés Belalcázar S. Corporación Universitaria Autónoma del Cauca.
ARQUITECTURA DE COMPUTADORES
1 Unidades funcionales de un ordenador Procesadores Memorias Dispositivos de E/S
 PRESENTADO POR : ANDRES MAYORGA DANIELA PAEZ VEGA.
Cetina Luna Luis Antonio Irma Lizette Espinosa Negrete Omar Alberto Herrera Caamal Rigoberto Lizarraga Hernandez.
CAPITULO V Arquitectura de Von Neumann
FUNCIONAMIENTO DEL EQUIPO DE COMPUTO. COMPUTADORA: una computadora es una máquina electrónica capaz de procesar datos para convertirlos en información.
Arquitectura de Computadoras (Taller) Semestre II de 2008.
Unidad de Control Ubicación: Es uno de los tres bloques funcionales principales en los que se divide una unidad central de procesamiento (CPU). Realizar.
El procesador Diseño del control.
Capítulo 1 Introducción Félix García Carballeira Jesús Carretero Pérez
Transcripción de la presentación:

Capítulo 5 El procesador Félix García Carballeira Jesús Carretero Pérez José Daniel Sánchez García David Expósito Singh © Ediciones Paraninfo1

2 Figura 5.1: Componentes básicos de un computador

© Ediciones Paraninfo3 Figura 5.2: Estructura de un procesador elemental

© Ediciones Paraninfo4 Figura 5.3: Esquema de un registro y señales necesarias para su utilización

© Ediciones Paraninfo5 Figura 5.4: Estructura de una ALU y su conexión al banco de registros

© Ediciones Paraninfo6 Figura 5.5: Buffer triestado y tabla de funcionamiento

© Ediciones Paraninfo7 Figura 5.6: Cronograma de acceso a la memoria del procesador de la Figura 5.2

© Ediciones Paraninfo8 Figura 5.7: Camino de datos para la ejecución de la microoperación MAR PC

© Ediciones Paraninfo9 Figura 5.8: Señales de control a activar para la ejecución de la operación elemental MAR PC. El resto de señales permanecen inactivas

© Ediciones Paraninfo10 Figura 5.9: Ciclo de instrucción con tratamiento de interrupciones

© Ediciones Paraninfo11 Figura 5.10: Interrupciones vectorizadas

© Ediciones Paraninfo12 Figura 5.11: Entradas y salidas de la unidad de control

© Ediciones Paraninfo13 Figura 5.12: Esquema del computador que ejecuta las instrucciones add, lw, sw y bz

© Ediciones Paraninfo14 Figura 5.13: Máquina de estados correspondiente al procesador de la Figura 5.12, que ejecuta las instrucciones add, lw, sw y bz

© Ediciones Paraninfo15 Figura 5.14: Ejemplo de circuito que implementa la unidad de control para las instrucciones add, lw, sw y bz

© Ediciones Paraninfo16 Figura 5.15: Formato de microinstrucción y microprogramas para el procesador de la Figura 5.12, que ejecuta las instrucciones add, lw, sw y bz

© Ediciones Paraninfo17 Figura 5.16: Esquema de una unidad de control microprogramada

© Ediciones Paraninfo18 Figura 5.17: Ejemplo de unidad de control microprogramada con secuenciamiento implícito para el procesador de la Figura 5.12, que ejecuta las instrucciones add, lw, sw y bz

© Ediciones Paraninfo19 Figura 5.18: Esquema del procesador de los Problemas 5.4 y 5.5

© Ediciones Paraninfo20 Figura 5.19: Formato de instrucciones del Problema 5.6

© Ediciones Paraninfo21 Figura 5.20: Formato instrucciones del Problema 5.7

© Ediciones Paraninfo22 Figura 5.21: Contenido de la memoria del ejercicio 5.7

© Ediciones Paraninfo23 Figura 5.22: Esquema de unidad de control microprogramada del Problema 5.8

© Ediciones Paraninfo24 Figura 5.23: Esquema de la unidad de control microprogramada del Problema 5.10

© Ediciones Paraninfo25 Figura 5.24: Esquema de la CPU del problema propuesto 5.2

© Ediciones Paraninfo26 Figura 5.25: Esquema de la CPU del problema propuesto 5.3

© Ediciones Paraninfo27 Figura 5.26: Esquema del procesador de los Problemas 5.4 y 5.5