COMPARAR DOS CÓDIGOS DE 8 BITS

Slides:



Advertisements
Presentaciones similares
ALGORITMO Un algoritmo es un conjunto finito de instrucciones o pasos que sirven para ejecutar una tarea y resolver un problema. De un modo más formal,
Advertisements

Equipo #3 Unidad III: ALU Efraín Corral Eduardo Castillo Elías Alarcón
Tema 7: Análisis y diseño con registros
Universidad Pontificia de Salamanca (Madrid) Dpto. de Electrónica y Comunicaciones. © Alfonso Alejandre, Luis Azorín y Francisco Machío 1 Red Omega Introducción.
Tecnología Electrónica de Computadores Manejo de Equipos de Prácticas
2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Con la llegada definitiva de la nueva moneda, el euro, se hace preciso.
Introducción a las Redes neuronales
Ing. María Rosa Dámaso Ríos CPU(cuarta semana)
CIRCUITOS COMBINACIONALES
Prof. Edgardo Vargas Moya
Fernando Escribano Pro 1º de Bachillerato
CONTADORES Y REGISTROS
Modemmujer, Red Feminista de Comunicación Electrónica.
Sistemas Digitales Tema 3.
PROGRAMACIÓN PARALELA Tema 5: Análisis de algoritmos paralelos
Instalación, Manipulación y uso.
FACTORIZACIÓN DE POLINOMIOS.
La minimización de los costes
Unidad académica: Ingenierías
4. Introducción a Aspen Plus
Introducción Control digital
CLASE 6.
Análisis Análisis y Síntesis Métodos de análisis: Tabla de verdad.
CONTROL AUTOMATICO III SEMANA INGENIERIA EN ENERGIA VI CICLO
Unidad aritmético-lógica
INTEGRANTES: CABRERA BYRON GUAMAN PABLO NIOLA XAVIER MOLINA JORGE
Entrada / salida digital con ccs
Circuitos Combinacionales Comunes
Base de Datos ProQuest.
Duda de todo aquello que no entiendas por ti mismo.
La circunferencia Matemáticas Preuniversitarias
Entradas FF Sincrónicas y Asincrónicas
En esta unidad, veremos los siguientes apartados:
Codificación Distribuida
SISTEMA DE VERIFICACIÓN DEL CÓDIGO DE LA LLAVE Antonio Olmo González INGENIERIA ELECTÓNICA 1º LICENCIATURA EN RADIOELECTRÓNICA NAVAL.
Diseño de un Controlador de Luces de un Semáforo
Electrónica Digital.
Demultiplexor y Chip 74LS154
Módulos combinacionales básicos
Tema 3: Lógica Combinacional (II): Ruta de Datos.
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
Lógica de Transferencia de Datos
REGISTROS DE DESPLAZAMIENTO
Ing. Karen Torrealba de Oblitas
CONVERSIONES DE CODIGO
Procesador Introducción - Funcionamiento - Memoria caché
INTRODUCCIÓN AL DISEÑO SECUENCIAL: CONTADORES Y REGISTROS
Integrantes del equipo “E”: Castañeda Martínez Carlos Montecillo Mancera Andrés Silva Alvares carolina.
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
ELECTRÓNICA Y AUTOMATISMOS Bloques combinacionales
Unidad aritmético-lógica
Circuitos Digitales I MÓDULOS COMBINACIONALES
Arquitectura de Von Neumann
TRANSCEIVER TESTER El procedimiento de verificación del código de la llave es el siguiente: Introducimos el código en el tester. Este código va a un registro.
Curso: “Sistemas de control programado na área de tecnoloxía “
CLASE 5.
Circuitos Digitales.
Ing. Tomas Martínez Martínez.
Traslación.
Multímetro Un multímetro, también denominado polímetro, tester o multitester, es un instrumento de medición que ofrece la posibilidad de medir distintos.
Planificación, gestión y evaluación de programas.
CIRCUITOS NO COMBINACIONALES
DANIEL CASTILLA LAURA BARBOSA LUCILA QUINTERO Elementos Cableado Estructurado.
Funcionamiento de la computadora Terrazas Pando Ivan.
Pixelación de imágenes avanzada usando el algoritmo slic
INSTITUTO TECNOLÓGICO DE SALINA CRUZ
BUSES DE DATOS.
Circuitos Combinacionales I
Circuitos secuenciales 2
Transcripción de la presentación:

COMPARAR DOS CÓDIGOS DE 8 BITS Alejandro Muñoz Palomero. 4ºRadioelectrónica Naval. Ingeniería electrónica.

PROBLEMA PRESENTADO Comparar dos códigos de 8 bits cada uno, denominados “bits de diagnóstico”. Estos bits son un 5 y un 0 en hexadecimal (01010000).

PRIMERA SOLUCIÓN PROPUESTA Una vez planteado el problema se barajó como opción, el poner dos decodificadores BCD 7 segmento, uno para el 0 y el otro para el 5. Sabiendo el código que esperamos (un 5 y un 0), bastaría con mirar el código que nos sale reflejado, ya que si no sale un 5 y un 0, no es la señal correcta, la recibida.

Este decodificador, nos da la posibilidad de conectarlo a un display numérico digital de 7 segmentos a, b, c, d, e, f y g ( figura de abajo ), obteniendo de esta manera la visualización del código binario BCD.

SOLUCIÓN ELEGIDA La segunda opción consistió en la utilización de un comparador, en la que los bits de diagnóstico fuesen comparados. Estos dos códigos, de 8bits cada uno, serían enviados al comparador, este indicaría si son iguales o no. Un código llegaría de un registro de desplazamiento (código que manda la llave) y este se compara con el código que tenemos memorizado en la memoria interna.

Nos decantamos por esta opción como la más adecuada para nuestro proyecto, ya que además de parecer asequible y fiable, creímos que sería la mas idónea de llevar a cabo en grupo, repartiendo mejor el trabajo de cada uno. A tal efecto, elegimos el TTL 7485, capaz de comparar dos códigos de 4 bits, siendo necesario por tanto dos comparadores 7485 para comparar dos códigos de 8 bits.

COMPARADOR 7485 Compara dos códigos de 4 bits Entradas:  A0....A3: Dato de entrada A. B0.....B3: Dato de entrada B. A<B: Entrada que indica que en la comparación de red anterior A ha sido menor que B (Conexión en cascada). A=B: Entrada que indica que en la comparación de nivel anterior A=B. A>B: Entrada que indica que en la comparación de nivel anterior A>B. Salidas: A<B, A=B, A>B : Salidas que indican el resultado de la comparación. Comparador 7485:  

DISEÑO PROPUESTO Introducción y justificación Debemos comparar dos códigos de 8 bits, los bits de diagnóstico, un 5 y un 0 en hexadecimal (01010000). Bastaba con esta comparación, ya que si no coinciden, sabríamos que el código que se recibe no es el correcto. Para realizar esto, usamos dos comparadores TTL 7485, de manera que se comparen dichos códigos directamente.

DISEÑO PROPUESTO Esquema Electrónico Comparar 8 bits, usando dos comparadores TTL 7485. En el primer comparador comparamos el 0 y en el segundo comparador se compara el 5 (mediante el uso de puertas Low y High introducimos el código correspondiente para la realización de la simulación). Ambos comparadores se conectan, uniendo la salida del primero con la conexión en cascada del segundo, según por donde entre, podremos saber el resultado del primer comparador.

REGISTRO DE DESPALAZAMIENTO ESQUEMA EN BLOQUES REGISTRO DE DESPALAZAMIENTO 8bits COMPARADOR 8bits MEMORIA INTERNA 8bits 8bits Aquí podemos observar como entran en el comparador los 16 bits(en dos grupos de 8, ambos grupos en paralelo), que se han de comparar para ver si son iguales.

COMPONENTES Y SU COSTE Componentes: Dos comparadores TTL 7485. Coste: 2 euros cada comparador, por lo que nos saldrá un coste total de 4 euros.

AGRADECIMIENTOS Joaquín Moreno. (Organización) Miriam Cifredo. (Programa Spice) Juan Manuel Barberá. (Power Point) Agustín Carmona. ( Aula y ordenadores)