Características. ADC12030 T conv 5,5ms T througput 8,8ms I/O serie Entrada con multiplexor (según sea 32,34,38) Balanceada desbalanceada (0-5v) Salida de mux diferencial Auto- calibración a pedido (linealidad errores cero y FS<1LSB) Ftrabajo 5 u 8Mhz(H)
Ajustes en autocalibración. tadquisición programable. Formato y longitud de palabra de salida variable. Almacenamiento en RAM del offset, corrección por no linealidad, ganancia
Registros y señales asociadas CONV Indica modo SCLK desplaz D0 SCLK Carga Di TABLAS Obs sefasaje a 90 º Formatos de salida 12 u 8 bits MSB o LSB primero Autozero Autocal Signo no-signo
Configuración del circuito
Comandos de programación TABLA 1 Formatos de salida 12 o 13 bits 8 a 9 con signo o sin signo. Pi0-3 TABLA 2 Selección de Entrada y Modo balanceado o desbalanceado. TABLA 3 Dirección diferencial- no balanceada. TABLA 4 Dirección no balanceada- diferencial. TABLA 5 Di4-Di7 038-034 o Di2-Di5 030 032 Programación formato. TABLA 5 Di0 Di1 variar el tiempo de adquisición. TABLA 6 Programación solo lectura de datos. TABLA 7 Palabra de estado Estado del dispositivo Estado del formato.
TABLA 1
TABLA 7
Interface digital Secuencia típica de eventos después de encender el ADC Auto cal Read Status 12 BIT+SIGN CONV 1 CONV 2 DI Trash Data (Low) Satus data Conv 1 data DO DI inicia la auto calibración,0000100 lectura de estado (read status)00001100 si el bit de cal ( D02) en la palabra de estado está baja, XX0XXXXX la Auto Cal ha sido realizada
Secuencia de tiempos de salida.
Interfaz serie Level traslator
Diagrama en bloques.