ARQUITECTURA DE COMPUTADORES ESCUELA: NOMBRES: Escuela de Ciencias de la Computación Ing. Greyson Alberca P. BIMESTRE: Primero.

Slides:



Advertisements
Presentaciones similares
EJECUCIÓN DE INSTRUCCIONES(1)
Advertisements

El modelo de Von Neumann
ARQUITECTURA DE COMPUTADORES - VON NEUMANN MODEL
Sistemas Operativos Funcionamiento general de una computadora bajo el control de un programa.
ARQUITECTURA INTEL FORMATOS DE INSTRUCCIÓN
Formatos de instrucción
Tema II Unidad de memoria. 2 Unidad de memoria 2.1 Definiciones y conceptos básicos Localización Capacidad Unidad de transferencia
Composición Interna de un Procesador
Microcomputadores Prof : Tatiana Marín R.. Sistema basado en microprocesador de 8 bits.
Capítulo 4. Microprocesadres
ARQUITECTURA DE LOS MICROPROCESADORES DE 8 BITS
Unidad 2: Organización del CPU
Introducción a la Ingeniería en Sistemas
Instrucciones: FORMATO DE INSTRUCCIONES
MICRO de 8 bits Funcionamiento interno de un microprocesador de 8 bits. Para comprender mejor el funcionamiento, interno de un microprocesador , se propone.
Arquitectura de Computadoras
Overview Sistemas Computacionales
“Organización y Arquitectura de Computadores” William Stallings
Sistemas de E/S, Programada por Interrupciones su Gestión
Capítulo 4 CPU y la memoria.
Maquinas Digitales Funciones del Procesador Buscar instrucciones Interpretar instrucciones Buscar datos Procesar datos Escribir datos.
Organización de la Computadora
REPUBLICA BOLIVARIANA DE VENEZUELA UNIVERSIDAD ALONSO DE OJEDA FACULTAD DE INGENIERÍA ESCUELA DE COMPUTACIÓN ING. PROF. LEONEL SEQUERA MEMORIAS.
Estructura funcional (Von Neumann)
Arquitectura de Computadores Clase 19 Memoria Caché: Funciones de Correspondencia IIC 2342 Semestre Rubén Mitnik Pontificia Universidad Católica.
Arquitectura de Computadores Clase 12 Instrucciones en lenguaje de máquina IIC 2342 Semestre Rubén Mitnik Pontificia Universidad Católica de Chile.
1 MEMORIAS Fundamentos de Informática Ingeniería Técnica Diseño Industrial.
Tema II Unidad de memoria. 2.1 Definiciones y conceptos básicos. 2.2 Jerarquía de memorias. 2.3 Memorias de semiconductor. 2.4 Memorias asociativas. 2.5.
Arquitectura Básica de un Ordenador -Ana Mª Torres Ordóñez.
El procesador Datapath y control. Universidad de SonoraArquitectura de Computadoras2 Introducción En esta parte del curso contiene: Las principales técnicas.
INTRODUCCION A LOS SISTEMAS DE COMPUTO ARQUITECTURA VON NEUMAN Ing. David Gonzalez.
NOMBRE: ERICK ANTONIO MATA BARBALENA PROF: ING. LEONOR FALCON MATERIA: MICROPORCESADORES TURNO VESPERTINO 27/04/2017.
Introducción a los Ordenadores
Organización de computadoras
Hardware de Computador
ARQUITECTURA BÁSICA DE UN ORDENADOR
Microprocesador Estructura interna.
Capitulo 2 Tratamiento de Datos
INFORMÁTICA BÁSICA CURSO DE NIVELACIÓN.
IDENTIFICACIÓN Y CARACTERÍSTICAS DE MEMORIA RAM Y ROM
El procesador Diseño del control.
Memoria Rendimiento del caché.
UNIDAD CENTRAL DE PROCESO CPU.
Pipelining Datapath y control.
Datapath para las instrucciones de brinco
Arquitecturas alternativas UNIVERSIDAD TECNOLOGICA DE PUEBLA TECNOLOGIAS DE LA INFORMACION Y COM. AREA REDES Y TELECOMUNICIONES ADMINISTRACION DE SERVIDORES.
INTRODUCCION DE SISTEMAS INFORMATICOS
Organización del Computador
JENNY MONTES. COD: DANIEL GUAQUETA COD: 37835
Pipelining Introducción.
SISTEMAS OPERATIVOS CONCEPTOS ARQUITECTONCOS DE LA COMPUTADORA
CUESTIONARIO.
JAVIER ANDRES MARTÀ MARTINEZ CODIGO 37772
Organización de la memoria
ORAGANIZACION DE LA INFORMACION DE UNA COMPUTADORA
Introducción a las Ciencias de la Computación
Introducción a las ciencias de la computación Antonio López Jaimes
 La cuestión de la cantidad es simple, cuanto más memoria haya disponible, más podrá utilizarse. La velocidad óptima para la memoria es la velocidad.
ARQUITECTURA DEL COMPUTADOR Ing. Diana E. López.
EL SISTEMA COMPUTACIONAL Contenido Mg. Ing. CIP. Francisco Mori L El Sistema Computacional II. Componentes III. Ejecución de Programas IV. Estructura de.
1 TEMA 2: Organización de computadores Procesadores Memorias Dispositivos de E/S.
Funciones: Manejar todas las operaciones de acceso, lectura y escritura a cada una de las posiciones de la memoria principal donde se almacenan las instrucciones.
El procesador Datapath y control.
Ejercicio 5.6 sobre cachés
ISAE UNIVERSIDAD LIC. Educación Preescolar Tema: Componentes físicos y operación de maquinas Facilitador: Danilo Castillo Presentador por: Darlenys Coba.
Gestión del sistema de entrada / salida
UNIVERSIDAD PRIVADA SAN JUAN BAUTISTA FILIAL CHINCHA ESCUELA PROFESIONAL DE INGENIERÍA DE COMPUTACIÓN Y SISTEMAS Por: Nestares Torres Luis Jesús Enrique.
1 MEMORIAS Fundamentos de Informática Ingeniería Técnica Diseño Industrial.
ARQUITECTURA DE COMPUTADORAS Semana – Tema:. CONTENIDO I. PRESENTACIÓNII. RESULTADOS ESPERADOS DEL CURSOIII. CONTENIDO DEL CURSOIV. REGLASV. ESQUEMA DE.
ARQUITECTURA DE UN MICROPROCESADOR. ESTRUCTURA BÁSICA DE UN SISTEMA MICROPROGRAMABLE A. Hardware CPU (chip microprocesador): es un circuito integrado.
Transcripción de la presentación:

ARQUITECTURA DE COMPUTADORES ESCUELA: NOMBRES: Escuela de Ciencias de la Computación Ing. Greyson Alberca P. BIMESTRE: Primero

Agenda  Máquina IAS  Características.  Ejercicios  Buses de interconexión  Carácterísticas  Ejercicios  Memoría Cache  Carácterísticas  Ejercicios

Agenda  Tips para el desarrollo trabajo a distancia  Tips para el desarrollo del examen  Modelo de exámen

TEMA 1 MÁQUINA IAS

CONCEPTOS BÁSICOS  Qué es la máquina IAS  Qué características tiene?  Cuáles son los componentes?  Formato  Registros  Diagramas de proceso  Conjunto de instrucciones  Cual es el funcionamiento?

PALABRAS

REGISTROS

UTILIZACIÓN

EJERCICIO Sean A=A(1),A(2)…A(100) y B=(1),B(2)…,B(100) dos vectores (unidimensionales) que comprenden 100 números cada uno, que van a ser sumados para formar un vector C, tal que C(I)=A(I)+B(I), donde I=1,2,3, Usando el Conjunto de instrucciones IAS, escribir un programa para resolver este problema.

MEMORIA

Instrucciones

Ejecución

EJECUCIÓN

TEMA 2 COMPONENTES DEL COMPUTADOR Y BUSES

Capítulo IIArquitectura de Computadores16 Ejemplo Máquina Hipotética El procesador tiene un unico registro de datos el AC. Tanto las instrucciones como los datos son de 16 bits. El formato de instrucción dedica 4 (16 codigos de operación diferentes)bits para el codigo de operación y 12(4096=4K palabras) bits para direccionar la memoria directamente. Registros internos de la CPU: Contador de progarma(PC): Registro de instrucción(IR): Acumulador(AC): Cod. Op. S Direccion Magnitud

Capítulo IIArquitectura de Computadores = Cargar de la memoria la acumulador = Almacenar el AC en memoria = Sumar al AC el contenido de la memoria Ing. Orihuela Ordoñez Sistemas Operativos Memoria Registros de la CPU PC AC IR El procesador contiene 300, la direccion de la primera instrucción.

Capítulo IIArquitectura de Computadores18 Los primeros 4 bits del IR indican que se cargara el AC, los 12 bits restantes indican la direccion. Ing. Orihuela Ordoñez Sistemas Operativos Memoria Registros de la CPU PC AC IR

Capítulo IIArquitectura de Computadores19 Se incrementa el PC y se lee la instrucción siguiente Ing. Orihuela Ordoñez: Sistemas Operativos Memoria Registros de la CPU PC AC IR

Capítulo IIArquitectura de Computadores20 El contenido anterior del acumuladory el contenido dela ubicación 941 se suman y el resultado se almacena en el AC Ing. Orihuela OrdoñezSistemas Operativos Memoria Registros de la CPU PC AC IR =

Capítulo IIArquitectura de Computadores21 Se incrementa el PC y se lee la instrucción siguiente. Ing. Orihuela Ordoñez Sistemas Operativos Memoria Registros de la CPU PC AC IR

Capítulo IIArquitectura de Computadores22 El contenido de AC se almacena en la ubicación 941. Son 3 ciclos de instrucción (c/u consta de un ciclo de lectura y otro de ejecucion) Ing. Orihuela Ordoñez Sistemas Operativos Memoria Registros de la CPU PC AC IR

Funcionamiento del Computador Capítulo IIArquitectura de Computadores23

EJERCICIO 3.3  Considere un procesador hipotético de 32 bits cuyas instrucciones de 32 bits están compuestas por dos campos. El primer byte contiene los códigos de operación y los restantes un operando inmediato o una dirección del operando.

Literal a)  Cuál es la capacidad máxima de memoria ( en bytes direccionables directamente)

Literal b)  Discuta el impacto que producirá en la velocidad del sistema si el microprocesdor tiene:  1) un bus de dirección local de 32 bits y un bus de datos local de 16 bits

Explicación Ejercicio 3.13

TEMA 3 MEMORIA CACHE

EJEMPLO  Considere que una cache asociativa por conjuntos consta de 64 líneas divididas en conjuntos de 4 líneas. La memoria principal contiene 4K bloques de 128 palabras cada uno.

 Total de Palabras en Memoria: 4*1024*128 = 2 19 palabras  Total de conjuntos en cache : 64 / 4 = 2 4 conjuntos

Capítulo IIIArquitectura de Computadores32

Mecanismo de Búsqueda Capítulo IIIArquitectura de Computadores33

EtiquetaConjunto Palabra w 8 bits 4 bits 7 bits 19 bits

TIPS TD  Lea detenidamente la teoría  Busque información en el EVA  Realice un aprendizaje colaborativo  Comparta los ejercicios con su profesor  Solicite retroalimentacion de los ejercicios  Recursos en el EVA

TIPS Examen  Si desarrollo el trabajo a distancia 80 % de aprobación  Preguntas en base a ejercicios -20  No se permite uso de calculadora  Lleve hojas en blanco  Solo son tres ejercicios para la parte práctica

Modelo preguntas teóricas

Modelo de preguntas teóricas

Modelo preguntas teóricas

40

PROGRAMA: Arquitectura de Computadores Carrera: Ciencias de la computación Fecha: 27de Abril del 2010 GUIÓN DE PRESENTACIÓN Puntos de la Presentación IntervienenDuración Aprox. en minutos Material de Apoyo - Presentación - Agenda Greyson Alberca 2 minutos 3 minutos Diapositiva 1 Diapositiva 2 - Sugerencias para desarrollo de trabajos a distancia. -Máquina IAS -Interconexiones -Memoria Caché Greyson Alberca 5 minutos 10 minutos 10 Minutos Diapositivas (cambios cada 5 seg.), videos, otro o ningún material. -TIPS TD -TIPS Examen -Ejemplo de examen Preguntas Greyson Alberca 2 minutos 3 minutos 5 minutos 10 P minutos Correo, teléfono, ext, horario de tutoría.