Tomás García González Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de.

Slides:



Advertisements
Presentaciones similares
DISEÑO DE CIRCUITOS COMBINATORIOS
Advertisements

CIRCUITOS COMBINACIONALES
Circuitos Lógicos Combinatorios
Sistemas Digitales Tema 3.
Arquitectura de computadoras
Organización de Computadoras UNLA
1 UNIVERSIDAD NACIONAL DE INGENIERIA LOGICA COMBINACIONAL Y SECUENCIAL FACULTAD DE INGENIERIA QUIMICA Y MANUFACTURERA Ing. JORGE COSCO GRIMANEY CONTROLES.
CLASE 6.
NIVEL DE LENGUAJES ORIENTADOS A PROBLEMAS NIVEL DE LENGUAJE ENSAMBLADOR NIVEL DE MAQUINA DEL SISTEMA OPERATIVO NIVEL DE MICROPROGRAMACIÓN NIVEL DE LÓGICA.
Teoría de la Computación
Álgebra de Boole Electrónica Digital
Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Abril 2011 Sistemas Digitales Electrónica Digital I Decodificadores Los.
Posgrado de Especialización en Entornos Virtuales Universidad Virtual Quilmes SEMINARIO DE TIC Y ENSEÑANZA Profesora Noemí Tessio Aula Nº 5.
Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Sistemas Digitales Electrónica Digital I 17:51 Sistema Digital Binario.
Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Abril 2013 Sistemas Digitales Electrónica Digital I Diseño Combinacional.
Ing. Victor Manuel Mondragon M
Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Sistemas Digitales Electrónica Digital I Minimización de Funciones Booleanas.
Módulos combinacionales básicos
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
Lógica de Transferencia de Datos
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Álgebra Booleana.
Organización del Computador 1
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica La paciencia es amarga, pero sus.
OPERACIÓN DE CIRCUITOS ELECTRONICOS DIGITALES
Funciones lógicas Objetivos
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
ELECTRÓNICA Y AUTOMATISMOS Bloques combinacionales
Sistemas Digitales Electrónica Digital I Universidad Autónoma de Nuevo León Facultad de Ingeniería Mecánica y Eléctrica Ocho formas estandard El elogio.
Codificadores y Decodificadores
EJERCICIOS DE CIRCUITOS DIGITALES
Circuitos Digitales I MÓDULOS COMBINACIONALES
INTEGRANTES: AYME QUISPE, Luis BÁEZ BAUTISTA, Miguel Magno PACHECO BERMUDO, Henry CHORRI…
ARQUITECTURA DE COMPUTADORES
Electrónica digital Instrumentacion2008/Clases/Logicas.ppt Rev
Circuitos Digitales MÓDULOS COMBINACIONALES
CLASE 5.
Tarea02 Con la siguiente tabla se observa el desarrollo del decodificador para encender segmento a segmento.
Organización del Computador 1
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
Circuitos lógicos combinacionales
ALGEBRA DE BOOLE UNLA Organización de Computadoras (2015)
Arquitectura de Computadoras Universidad del Valle de México LIA. Suei Chong Sol.
Circuitos lógicos combinacionales
[ Sistemas Operativos ]
Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de Universidad Abierta.
ARQUITECTURA DE COMPUTADORES
Circuitos Digitales I M.C. Aglay González Pacheco Saldaña
[ Sistemas Operativos ] Präsentat ion Universidad de Magallanes Facultad de Ingeniería Departamento de Ingeniería en Computación MIC3181 Algebra de Boole.
Organización del Computador 1
Organización del Computador 1
REDES COMBINATORIAS 2 MAQUINAS DIGITALES
CIRCUITOS COMBINACIONALES.
Lógica digital.
CIRCUITOS NO COMBINACIONALES
Derecho Laboral El Trabajo de las Mujeres y de los Menores de Edad
CIRCUITOS DIGITALES Y LAB. Código: ET0011 Tecnología Electrónica.
Alumno: Gerardo Mario Valdés Ortega
Introducción al Diseño Lógico Asignatura Troncal –9 créditos 4,5 de teoría y 4,5 de practicas Tutor –Manuel Rodríguez Valido –
Minimización de Funciones Booleanas
Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de Universidad Abierta.
Compuertas lógicas INTRODUCCION
Derecho Laboral La Capacitación y Adiestramiento Plan 2005 Sesión 12
Reglamento Interior de Trabajo Profesor: Lic. Fernando González López
Maestría en Ciencias de la Computación Arquitectura de Computadoras
Compuertas Lógicas.  La lógica binaria tiene que ver con variables binarias y con operaciones que toman un sentido lógico. La manipulación de información.
[ Arquitectura de Computadores ] SISTEMAS DIGITALES Präsentat ion Pontificia Universidad Católica de Chile Escuela de Ingeniería Departamento de Ciencia.
UNIDAD 4 E STRUCTURAS ALGEBRAICAS M.C. Meliza Contreras González.
Tomás García González Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de.
Arquitectura de Computadoras Decodificadores
Transcripción de la presentación:

Tomás García González Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de Universidad Abierta Arquitectura de Computadoras Decodificadores

Objetivo: Que el alumno comprenda la estructura de los decodificadores de siete segmentos. Que el alumno a partir de este conocimiento pueda construir y diseñar funciones booleanas con dispositivos digitales. Mapa de contenido. Decodificador de 7 segmentos. Diseño. Construcción de funciones booleanas con decodificadores. Arquitectura de computadoras Clase 12: Codificadores y decodificadores Decodificador de site segmentos

Circuitos Combinatorios Tema V Codificadores y Decodificadores Decodificador de BCD a 7 segmentos. Dígito deci mal X3X2X1X0 abcdefg

Circuitos Combinatorios Tema V Codificadores y Decodificadores Mapas de Karnough

Circuitos Combinatorios Tema V Codificadores y Decodificadores

Esquema del circuito lógico

Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores CBAF Minitermino m0 m1 m2 m3 m4 m5 m6 m7 F(C,B,A) =  (1,2,5,6) 3 Entradas Salida

Circuitos Combinatorios Tema V Codificadores y Decodificadores F(C,B,A) =  (1,2,5,6) Implementación de funciones con decodificadores

Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores DBCAab Minitér- minos m m m m m m m m m m9 a(D,B,C,A) =  (0,2,3,5,6,7,8,9) b(D,B,C,A) =  (0,1,2,3,4,7,8,9)

Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores a(D,B,C,A) =  (0,2,3,5,6,7,8,9) b(D,B,C,A) =  (0,1,2,3,4,7,8,9)

Circuitos Combinatorios Tema V Codificadores y Decodificadores Ejercicios 1.Realice un decodificador de 5x32 con 1 decodificador de 3x8 y uno de 2x4. 2.Implemente las tablas de verdad de los segmentos faltantes del decodificador de BCD a 7 segmentos, mediante decodificadores. 3.Implemente las siguientes funciones con un decodificador. 1.F(A,B,C,D) =  (2,4,5,8,9,12,14,15) 2.G(C,B,A) =  (1,2,3,5,6,7) 4.Realice un codificador de 16 a 4 bits. 5.Realice un decodificador de exceso 3 a BCD.

Arquitectura de computadoras Clase 12: Algebra booleana Teoremas del álgebra booleana