Tomás García González Universidad Nacional Autónoma de México Facultad de Contaduría y Administración Facultad de Contaduría y Administración Sistema de Universidad Abierta Arquitectura de Computadoras Decodificadores
Objetivo: Que el alumno comprenda la estructura de los decodificadores de siete segmentos. Que el alumno a partir de este conocimiento pueda construir y diseñar funciones booleanas con dispositivos digitales. Mapa de contenido. Decodificador de 7 segmentos. Diseño. Construcción de funciones booleanas con decodificadores. Arquitectura de computadoras Clase 12: Codificadores y decodificadores Decodificador de site segmentos
Circuitos Combinatorios Tema V Codificadores y Decodificadores Decodificador de BCD a 7 segmentos. Dígito deci mal X3X2X1X0 abcdefg
Circuitos Combinatorios Tema V Codificadores y Decodificadores Mapas de Karnough
Circuitos Combinatorios Tema V Codificadores y Decodificadores
Esquema del circuito lógico
Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores CBAF Minitermino m0 m1 m2 m3 m4 m5 m6 m7 F(C,B,A) = (1,2,5,6) 3 Entradas Salida
Circuitos Combinatorios Tema V Codificadores y Decodificadores F(C,B,A) = (1,2,5,6) Implementación de funciones con decodificadores
Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores DBCAab Minitér- minos m m m m m m m m m m9 a(D,B,C,A) = (0,2,3,5,6,7,8,9) b(D,B,C,A) = (0,1,2,3,4,7,8,9)
Circuitos Combinatorios Tema V Codificadores y Decodificadores Implementación de funciones con decodificadores a(D,B,C,A) = (0,2,3,5,6,7,8,9) b(D,B,C,A) = (0,1,2,3,4,7,8,9)
Circuitos Combinatorios Tema V Codificadores y Decodificadores Ejercicios 1.Realice un decodificador de 5x32 con 1 decodificador de 3x8 y uno de 2x4. 2.Implemente las tablas de verdad de los segmentos faltantes del decodificador de BCD a 7 segmentos, mediante decodificadores. 3.Implemente las siguientes funciones con un decodificador. 1.F(A,B,C,D) = (2,4,5,8,9,12,14,15) 2.G(C,B,A) = (1,2,3,5,6,7) 4.Realice un codificador de 16 a 4 bits. 5.Realice un decodificador de exceso 3 a BCD.
Arquitectura de computadoras Clase 12: Algebra booleana Teoremas del álgebra booleana