La descarga está en progreso. Por favor, espere

La descarga está en progreso. Por favor, espere

Familia DL (Diode Logic)

Presentaciones similares


Presentación del tema: "Familia DL (Diode Logic)"— Transcripción de la presentación:

1 Familia DL (Diode Logic)
R +V Y X S2=X•Y •Z C S1=A+B +C ? S2=X•Y•(A+B+C) A B R -V Z

2 Familia RTL (Resistor-Transistor Logic)
RC VCC RB Z 2.0 1.5 1.0 0.5 vi vO =A’ A A 640 VCC=3,6V Z 450 640 VCC=3,6V 450 A Z =(A+B+C)’ =(A+B+C)’ 450 B C B 450 C 450

3 Familia DTL (Diode -Transistor Logic)
VBB= -2V 2K VCC=5V Z D1 D2 20K Vi VOL (máx) = 0.45 V VIL (máx) = 1.0 V VO VIH (mín) = 1.9 V VOH (mín) = 2.6 V 5.0 4.0 3.0 2.0 1.0 =(A•B•C)’ B C C A 2K VCC=5V Z D2 B =(A•B•C)’ 1,6K 2,15K 5K Q1

4 Familia HTL (High-Threshold Logic)
2K VCC=5V Z D2 B =(A•B•C)’ 1,6K 2,15K 5K Q1 15.0 13.5 5.0 1.5 DTL HTL NML NMH C A 15K VCC=15V Z 6,9V B =(A•B•C)’ 3K 12K 5K Q1

5 Familia TTL (Transistor-Transistor Logic)
VCC=5V Z 1,6K 4K 1K Q1 Q2 Q3 5.0 4.0 3.0 2.0 1.0 vO vI Q 3,6 A 130 VCC=5V Z 1,6K 5K Q1 Q2 4K Q3 Q4 2,6 Q’ P 0,2 0,5 1,2 1,35

6 Familia TTL - Cargabilidad y Margen de Ruido
4.0 3.0 2.0 1.0 0,5 1,35 0,2 3,6 Q vO vI Q’ P 130 VCC=5V S Q3 Q4 E Q1 4K VCC=5V IOH IIL 2,4 0,4 IOL IIH 0,8 2,0 2,0 0,8 VI VIH mín VIL máx 3,6 2,4 0,4 0,2 VOH mín VOL máx VO N=0 N=10 N=0 N=10 VIL 0,8 V VIH 2,0 V IIL 1,6 mA IIH 40 μA VOL 0,2 V 0,4 V VOH 3,6 V 2,4 V IOL 16 mA IOH 400 μA NMH=0,4V NML=0,4V

7 Consumo Estático PD media Tiempo de propagación tpd medio
Familia TTL – Disipación y Retardos A 130 VCC=5V Z 1,6K 5K Q1 Q2 4K Q3 Q4 A 130 VCC=5V Z 1,6K 5K Q1 Q2 4K Q3 Q4 Consumo Estático PD media IB1L IB1H IC2 10 mW =1 mA =0,7 mA =2,5 mA Tiempo de propagación tpd medio 10 nseg. 3.5 0.2 vO 15 5 ICC, mA t tpHL tpLH vI vO t =8 nseg. =12 nseg.

8 Familia TTL – Compuertas Básicas
130 VCC=5V Z 1,6K 5K Q1 Q2 4K Q3 Q4 A VCC=5V 130 Z Q3 Q4 1,6K 5K Q1 Q2 4K A B Q1’ 4K Q2’ B B C D =(A•B)’ =(A+B)’ =(AC+BD)’ 4K 1,6K 1K VCC I Z A D C B A B Z A B Z I

9 Familia TTL – Sub Familias
20K 500 40K 12K +5.0V 760 60 2,8K 4K +5.0V 470 Low Power TTL (bajo consumo) 54L /74L High Speed TTL (alta velocidad) 54H /74H 33 nseg. x 1 mW 6 nseg. x 22 mW 7K6 110 24K 5K +5.0V 2K8 3K5 900 50 2,8K 1K +5.0V 500 250 Low Power Schotky TTL 54LS /74LS Schotky TTL 54S /74S 5 nseg. x 2 mW 3 nseg. x 20 mW

10 Consumo Estático PD media Tiempo de propagación tpd medio
Familia ECL (Emisor-Coupled Logic) VCC=masa VEE= - 5,2 V RE 1,18K 290 300 2K 2,30K 1,5K Z Z’ A B A B Z’ Z VBB = V Consumo Estático PD media =A+B 45 mW =(A+B)’ Tiempo de propagación tpd medio 1 nseg.


Descargar ppt "Familia DL (Diode Logic)"

Presentaciones similares


Anuncios Google