Fecha: 10 de enero de 2009 Autor: Efrén Pérez Quintana Asignatura: Microprocesadores de comunicación.

Slides:



Advertisements
Presentaciones similares
Arquitectura RISC & CISC y DSP
Advertisements

Capítulo I Gestión de E/S 1.- Gestión de E/S 2.- Hardware de E/S 3.- Software de E/S.
Sistema de gestión local y remota de vídeo
El modelo de Von Neumann
Microprocesadores Componentes básicos..
UNIVERSIDAD DEL VALLE DE MEXICO CAMPUS CHAPULTEPEC
ARQUITECTURA DE COMPUTADORES - VON NEUMANN MODEL
Tecnologías Cliente / Servidor Capitulo III Richard Jiménez V. clienteserver.wordpress.com.
Fermín Sánchez Carracedo Universitat Politècnica de Catalunya
El Microprocesador.
CICLO DE EJECUCION DE UNA INSTRUCCION
RESUMEN: Softmicro de 8 bits Xilinx
¿Qué es ZABBIX? Zabbix esta diseñado para monitorear y registrar el estado de varios servicios de red, Servidores, hardware de red, alertas y visualización.
SISTEMAS OPERATIVOS DE RED
Arquitectura de Conjunto de Instrucciones (ISA)
Composición Interna de un Procesador
Marzo 2003.
Microcontroladores PIC
Arquitectura del Computador
ARQUITECTURA DE LOS MICROPROCESADORES DE 8 BITS
ARQUITECTURAS SIMD TIPOS
5º Microprocesadores para comunicaciones
Elementos Básicos de Informática
CONCEPTOS FUNDAMENTALES FORMAS DE ALMACENAR INFORMACION UNIDAD BASE DE INFORMACION: BIT BYTE = 8 BITS UN KILOBYTE = 1024 BYTES UN MEGABYTE = 1024 KILOBYTES.
ARQUITECTURA DE COMPUTADORES Semestre A-2009 Clase 13.
BUS DE DATOS.
Universidad de Las Palmas de Gran Canaria DCIC Universidad de Las Palmas de Gran Canaria 2008 Autor: Christian Pérez Fajardo.
Presentación de visión general de producto Publicación 1.0 9/4/07 Distribución externa MKT-SD-P-001E.
TEMA 2: Organización de computadores
Introducción a los Sistemas Operativos
Estudio de Caso Generador de Video de Radar Agustín J. González Departamento de Electrónica Universidad Técnica Federico Santa María Solicitante: Sisdef.
¿Qué unidades conforman el procesador?
Arquitectura y Ensamblaje de Computadores
Tema 2: Lenguaje máquina
MICROPROCESADORES EN AVIÓNICA ANTONIO BAUTISTA PARDO. CURSO 2007/08. MICROPROCESADORES PARA COMUNICACIONES - 5º E.T.S.I.T.
Memoria Principal Memoria de acceso aleatorio. La unidad de memoria y jerarquías de almacenamiento Unidades de Almacenamiento. La unidad de memoria es.
“Organización y Arquitectura de Computadores” William Stallings
SCADA.
PROCESADORES DE SEÑALES DE VIDEO VSP2000 PALOMA FUENTES Microprocesadores para Comunicaciones – 5º ETSIT.
Sistemas Operativos Avanzados
Página 1 09/01/2005 Materia: Tecnología de la Información Curso: Profesora Ariana Rosenthal Tecnología de la Información Profesora Ariana Rosenthal Hardware.
PARTES INTERNAS DEL PC.
Placa base: La placa base, también conocida como placa madre o tarjeta es una placa de circuito impreso a la que se conectan los componentes que.
GENERACIÓN DE COMPUTADORAS
Tema: Componentes físicos de una computadora
Es la parte lógica y está formada por los programas.
Documentación de una red empresarial:
UNIDAD CENTRAL DE PROCESO
Servicio Remoto de Monitoreo
Sánchez Manjarrez Silvana Ing. Daniel Domínguez C. México, D.F. a 13 de septiembre del 2006 Arquitectura de Computadoras Arquitecturas CISC Y RISC Campus.
Tendencias Generales Dotación física Software lógica Más pequeño
NOCIONES BÁSICAS COMPUTO II
Tema: Historia de los Microprocesadores
SISTEMAS OPERATIVOS.
Nico Puch. Los ordenadores analógicos comenzaron a construirse a principios del siglo XX. Los primeros modelos realizaban los cálculos mediante ejes y.
ARQUICTECTURA DE SERVIDORES
Mónica Quintana Pineda
Son los atributos de un sistema que son visibles para un programador, es decir aquellos atributos que impactan directamente en la ejecución lógica de un.
     Jerarquía de memoria.
* UNIVERSIDAD TECNOLOGICA DE PUEBLA TECNOLOGIAS DE LA INFORMACION Y COM. AREA REDES Y TELECOMUNIC IONES ADMINISTRACION DE SERVIDORES «ARQUITECTURA DE COMPUTADORAS»
ARQUITECTURAS DE LOS SERVIDORES El computador tiene 2 aspectos para entender su funcionamiento al nivel de programación: Almacenamiento Procesamiento Para.
Mirasys Serie N - NVR N series general presentation v. 2.6 en PWo Copyright Mirasys Ltd Subject to changes without prior notice.
1 Unidades funcionales de un ordenador Procesadores Memorias Dispositivos de E/S
Hardware Los componentes y dispositivos del Hardware se dividen en Hardware Básico y Hardware Complementario El Hardware Básico: son las piezas fundamentales.
© Copyright AD Group Presentación general. © Copyright AD Group Introducción  Servidor de vídeo de nivel de entrada para la gama DV-IP  Ofrece un increíble.
INTRODUCCIÓN A LA INFORMÁTICA Realizado por: SARI FOLGADO.
ORDENADOR HARDWARE UNIDAD CENTRAL Microprocesador memoria PERIFÉRICOS Teclado, ratón, Escáner, Impresora, Webcam, lápiz, Etc. SOFTWARE SISTEMAS OPERATIVOS.
CAPITULO V Arquitectura de Von Neumann
FUNDAMENTO TEÓRICO  Una cámara IP, puede describirse como una cámara y un ordenador combinados para formar una única unidad inteligente.  Captura y envía.
Unidad de Control Ubicación: Es uno de los tres bloques funcionales principales en los que se divide una unidad central de procesamiento (CPU). Realizar.
Transcripción de la presentación:

Fecha: 10 de enero de 2009 Autor: Efrén Pérez Quintana Asignatura: Microprocesadores de comunicación

Indice: Introducción. Tierra, Mar y Aire. Procesador PC-RP y equipos auxiliares. Sistemas de radares HRR (Indra). Esquema general de un sistema. DSP usados para defensa. Bibliografía.

Introducción:

Tierra (Vigilancia fronteriza): Radares en ubicaciones remotas no asistidas. Radares montados en vehículos.

Mar (Seguridad marítima de alta mar): Sistemas instalados en petroleras o plataformas de gas. Detección de: ▫Ataques terroristas ▫Vandalismo ▫Robo ▫Colisiones accidentales

Aire (Vigilancia del espacio aéreo): Detección e identificaciones de aviones Posibilidad de diferenciar amigos y enemigos. Identificador de aviones por una etiqueta.

Procesador PC-RP Procesador de radar basado en entorno PC. ▫Sistemas de visualización con funcionalidades de:  Procesamiento de señales de radar avanzadas  Rastreo  Visualización. ▫Posibilidad de:  Área local (Antena, monitor, teclado y ratón)  Red distribuida, con más de un equipo

Procesador PC-RP Funcionalidades principales: ▫Procesamiento de radar a tiempo real ▫Hardware comercial con fácil disponibilidad ▫Interfaz gráfica de usuario ▫Aplicaciones terrestres y abordo ▫Aplicaciones de búsqueda aérea ▫Grabación y reproducciónde información ▫Bajo costo ▫Fácil de usar

Equipos auxiliares Rastreador del sistema radar ▫Proporciona rastreos compuestos. Consola del operador RDOP ▫Proporciona únicamente la parte de visión. Administrador de cámara ▫Controlador de videocámaras.

Procesador PC-RP y auxiliares

Sistemas de radares HRR (Indra) Radares de alta resolución ▫Extensos blancos detectados ▫Más de una celda de resolución ▫Procesos unidimensionales ▫ Fragata F-105 Radar aires Buque Juan Carlos I

Esquema general de un sistema El sistema usará DSPs de alto rendimiento : ▫Procesamiento de imágenes ▫Reconocimiento de trayectoria en tiempo real

DSP usados para defensa Texas Instrument Hirel Defense & Aerospace ▫En 1998 se intrude el C6201. ▫Poco después las versiones C6201B y C6701  Teniendo en un inicio 6.25 MIPS  Siendo solo programables en ensamblador ▫Teniendo ahora un gran surtido de DSPs  Alto número de MIPS.  Programables en lenguajes de alto nivel  Punto fijo, punto flotante y especial de para imágenes

DSP de punto fijo 320C6201B Rendimiento de 1200 MIPS ▫Frecuencia de trabajo de 150MHz ▫Rango de temperaturas de -55º a 115º 6 ALUs (32 Bits); 2 16-Bit Multipliers Arquitectura Load-Store Todas las instrucciones pueden ser condicionales Memoria externa de 32 bits 4 Canales DMA (Acceso directo a memoria) Programable en Ada o en C

DSP de punto flotante 320C6701 Rendimiento de 840 MFOPS. ▫Frecuencia de trabajo a 140MHz ▫Rango de temperatura de -55º a 125º ▫Llegando a los 1120MIPS ▫Consumo de 1.6W. Tecnología basada en 0.18 microm Timeline Cmos El resto de información no se facilita.

DSP de punto flotante 320VC33 CPU de alto rendimiento de 32 bits Enteros de 16 o 32 bits y operaciones de 32 bits. Palabras de instrucción de 32 bits Direcciones de 24 bits Total de 1.1MBit de SRAM On-chip ALU de aritmética paralela y multiplexores de un ciclo de ejecución Llamadas condicionales y retornos Registros de configuración del bus de control

Procesador multimedia de video SMJ320C80 Más de 2M instrucciones RISC por segundo 4DSPs de 32 bits avanzados para multiples instrucciones Un RISC 32 bit de instrucciones reducidas Programable en C 4 Gbyte de memoria 5 ciclos de lectura y 10 accesos de memoria por ciclo Controlador de video que permite simultaneas capturas. TI EPIC 0.5-um CMOS technology Approximately 4 million transistors

Bibliografía: