2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio 2002 1 Con la llegada definitiva de la nueva moneda, el euro, se hace preciso.

Slides:



Advertisements
Presentaciones similares
Tema 7: Análisis y diseño con registros
Advertisements

BLOQUES SSI Y MSI.
Problema: En una determinada planta industrial de fabricación de perfiles de acero, se desea implantar un sistema de control, para determinar si la longitud.
CIRCUITOS SECUENCIALES E.U.I.T. Informática de Gijón
TEMA 7 Convertidores alterna-alterna
2 Curso de Ingenieros de Telecomunicación L1 1 Biestables (II)
CIRCUITOS COMBINACIONALES
Compuertas lógicas.
Diseño de Circuitos Lógicos Secuenciales1
Electrónica básica.
Funcionamiento de las redes en el campo de la frecuencia
Máquinas de estado Máquinas de estados :
Sistemas Digitales Tema 3.
AMPLIFICADORES CON MOSFET
Escalas de integración Familias lógicas
Unidad Didáctica Electrónica Digital
Instalación de Computadoras
Familia TTL. Introducción.
Reloj Digital Diseño de un Reloj Horario Digital
Principales parámetros de las puertas lógicas.
Compuertas lógicas Puertas lógicas.
SISTEMAS DIGITALES INTRODUCCION
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Circuitos digitales secuenciales I: Resumen del contenido
Cibernética y Computación 1
Unidad aritmético-lógica
Conversión A/D Muestreo de la señal analógica.
TRABAJO DE LOS CIRCUITOS
Protecciones Eléctricas
Álgebra de Boole Electrónica Digital
Diodos Electrónica I.
Las necesidades en la carrera aeroespacial de reducir peso y consumo de toda la electrónica, llevó al primer desarrollo de fuentes de alimentación conmutadas.
circuitos vlsi TEMA 4. LÓGICA SECUENCIAL CMOS Dr. José Fco. López
Diseño de un Controlador de Luces de un Semáforo
EXAMEN CORTO SOBRE FLIP-FLOPS
Familias Lógicas Circuitos Electrónicos Digitales
Demultiplexor y Chip 74LS154
Departamento de Tecnología Curso: 4º E.S.O. I.E.S. Ana Mª Matute
Obtención de las funciones parciales y de salida
Tema 3: Lógica Combinacional (II): Ruta de Datos.
RESPUESTA EN FRECUENCIA
INTRODUCCIÓN AL DISEÑO SECUENCIAL: CONTADORES Y REGISTROS
EXAMEN CORTO SOBRE FLIP-FLOPS
Integrantes del equipo “E”: Castañeda Martínez Carlos Montecillo Mancera Andrés Silva Alvares carolina.
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES
Ascendente/Descendente
COMPUERTAS LOGICAS Ing. Victor Manuel Mondragon M.
DECODIFICADOR -García Rosas Oscar -Landeros Jaime Francisco
Codificadores y Decodificadores
Electrónica Análoga I Prof. Gustavo Patiño. M.Sc, Ph.D. MJ
Convertidores analógico-digitales
Unidad aritmético-lógica
Tecnologías de las computadoras
Realizado por Carolina Rubio
Circuitos Digitales.
Circuitos de excitación y protección.
Circuitos lógicos combinacionales
Amplificador con BJT Análisis de pequeña señal
Diseño de Combinacionales. Diseño Combinacional El diseño consiste en crear un sistema que cumpla con unos requerimientos establecidos, siempre tratando.
Sistemas Secuenciales Electrónica Digital
Compuertas lógicas Estos circuitos pueden visualizarse como máquinas que contienen uno o más dispositivos de entrada y exactamente un dispositivo de salida.
CIRCUITOS NO COMBINACIONALES
MULTIVIBRADORES Oscar Ignacio Botero H..
1.3.1 Circuitos Recortadores
2.1 DEFINICIONES CARACTERÍSTICAS Y SUPOSICIONES.
Ley De OHM La Ley de Ohm establece que "la intensidad de la corriente eléctrica que circula por un conductor eléctrico es directamente proporcional a.
Unidad-3 Electrónica Digital
TEMA I Teoría de Circuitos
Circuitos Combinacionales I
Circuitos secuenciales 2
Transcripción de la presentación:

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Con la llegada definitiva de la nueva moneda, el euro, se hace preciso cambiar los circuitos monederos de las máquinas automáticas expendedoras de diversos productos, de forma y manera que muestren el importe introducido en la citada máquina, utilizando la moneda actual. Para ello, se dispone de una serie de sensores que nos indican mediante un pulso que ha sido introducida una moneda del valor correspondiente. En nuestro caso, son válidas únicamente las monedas de los siguientes valores: 10 cts 20 cts, 50 Cts, 1 y 2. El display adjunto formado por cuatro dígitos debe de mostrar en todo momento el valor total del dinero introducido, hasta un máximo de euros. Se dispone de los bloques combinacionales y secuenciales que considere oportunos y una señal de reloj de 100 Khz. Nota: no existe limitación alguna en cuanto a la cantidad de monedas de un mismo tipo que se pueden utilizar. 10 cts. 20 cts. 50 cts. 1 Euro. 2 Euros. ¿? Problema 2

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Solución: El problema consiste en realizar un contador de forma que se incremente en cierta cantidad dependiendo de la señal que reciba; puede implementarse de la siguiente forma: BCD BCD/7 seg 10 cts. 20 cts. 50 cts. 1 Euro. 2 Euros. Generador de pulsos

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio El generador de pulsos puede realizarse de forma sencilla, con varios temporizadores en paralelo; veamos un ejemplo, para las monedas de 10 cts.: SRSR Q Reset CLK 100 Khz HEXADECIMAL Pulso 10 cts Cuando llega el pulso de 10 cts, Q=1, con lo que el contador permite contar hasta 10 (contará 10 pulsos), momento en el que Q=0 y ya no pasan más pulsos, volviendo a las condiciones iniciales 10 pulsos por cada moneda de 10 cts

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio cts 20 cts 2 euros 50 cts 1 euro Al contador general

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Vcc Cuestion 3 En el circuito de la figura, considerando como entradas A y C y la salida Vout, razone la tabla de verdad a la que da lugar el citado circuito, explicando claramente todas las combinaciones del mismo. ¿ Se corresponde con alguna puerta lógica conocida ? NOTA: Los transistores y el diodo pueden considerarse ideales.

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio Si nos fijamos en el esquema, los transistores conectados a la entrada A forman un inversor. Para que ese inversor trabaje como tal, es preciso que los otros dos transistores estén en cortocircuito, es decir estén saturados, lo que nos lleva a que C=0 para que ambos transistores estén en corto C=0 Inversor Vcc A C=0 1 Transistor N Transistor P Si C=0, Vout es A

2 Curso de Ingenieros de Telecomunicación Soluciones al examen 20 de Junio C=1 Si C=1, los transistores que antes estaban saturados, ahora están en corte, con lo que el equivalente que tenemos es el siguiente: Inversor Vcc A C=1 0 Transistor N Transistor P Con lo que independientemente de lo que tengamos en la entrada A, la salida la tenemos desconectada del circuito gracias a los interruptores abiertos. La salida estará en alta impedancia, por tanto. Nótese que el diodo tiene la misión de bloquear cualquier circulación de corriente desde la salida hacia Vcc, caso de que el dispositivo que conectemos a la salida sumnistre (por tolerancias) un valor algo superior.