Conversores Instrumentacion2008/Clases/ Conversores.ppt
Conversor Digital a Análogo Conversor Análogo a Digital
Red de escalera
i
Conversor Digital a Análogo Conversor Análogo a Digital
Estado inicial indeterminado El circuito integrado contiene 4 flip flop JK conectados como un contador binario de 4 bits.
Para Clr =0 ENP = ENT =0 La salida es cero después de cada pulso Clock. Estado inicial indeterminado El circuito integrado contiene 4 flip flop JK concetados como un contador binario de 4 bits.
Para Clr =0 ENP = ENT =0 La salida es cero después de cada pulso Clock. Estado inicial indeterminado El circuito integrado contiene 4 flip flop JK concetados como un contador binario de 4 bits.
Para Clr =0 ENP = ENT =0 La salida es cero después de cada pulso Clock. Estado inicial indeterminado El circuito integrado contiene 4 flip flop JK concetados como un contador binario de 4 bits.
Para Clr =0 ENP = ENT =0 La salida es cero después de cada pulso Clock. Para Clr =1 ENP = ENT =1 La salida se incrementa después de cada pulso Clock. El circuito integrado contiene 4 flip flop JK concetados como un contador binario de 4 bits.
DACDAC -15V Generación de una sucesión de voltajes crecientes 1V2V 3V4V5V 6V7V8V9V 10V 11V12V13V14V15V
V out = A(V + -V - ) -15<V out <+15 V-V- V out V+V+ Q Si V - >V +, V out = ? I B = ? V C = ? Q = ? VCVC IBIB -15V05V1 Si V - <V +, V out = ? I B = ? V C = ? Q = ?+15V > 0 0V0 Comparador de voltaje
Si V - >V +, V out = ? I B = ? V C = ? Q = ?-15V05V1 Si V - >V +, V out = ? I B = ? V C = ? Q = ?+15V > 0 0V0 V - = 15cos( t) V + = 0 V-V- Q > -+-+
Si V - >V +, V out = ? I B = ? V C = ? Q = ?-15V05V1 Si V - >V +, V out = ? I B = ? V C = ? Q = ?+15V > 0 0V0 V - = 15cos( t) V + = 10V V-V- Q > -+-+
Si V - >V +, V out = ? I B = ? V C = ? Q = ?-15V05V1 Si V - >V +, V out = ? I B = ? V C = ? Q = ?+15V > 0 0V0 V - = 15cos( t) V + = -10V V-V- Q > -+-+
DACDAC -15V Conversor Análogo a Digital 0V
DACDAC -15V Conversor Análogo a Digital 1V2V 3V4V 6V7V8V9V 10V > -+-+ VxVx 9,46V 0V Fin de la conversión Entrada análoga Salida digital
Reloj Comparador Entrada Análoga Fin de conversión Salida Digital n bits Contador de n bits DAC de n bits
Reloj Comparador Entrada Análoga Fin de conversión Salida Digital n bits Registro de aproximaciones sucesivas DAC de n bits
Bit más significativoBit menos significativo ?
Si la entrada es mayor que 8 Si la entrada es menor que 8
? ?
?? ? ?
????????
Adquisición y Recuperación de datos 2005
Sistema de almacenamiento y proceso digital Filtro ADCS&HDAC Señal análoga de entrada Señal análoga recuperada
Reducción del tamaño del archivo por decimación Cada celda de la imagen de bits representa la intensidad de la luminosidad de un pixel de la fotografía. Escala de grises: 0 = negro 255 = blanco Archivo original Matriz de transformación (Kernel) Resultado
Reducción del tamaño del archivo por decimación Archivo original Resultado Kernel
Reducción del tamaño del archivo por decimación Archivo original Resultado Kernel
Reducción del tamaño del archivo por decimación Archivo original Resultado Kernel
Reducción del tamaño del archivo por decimación Archivo original Resultado Kernel
Reducción del tamaño del archivo por decimación Archivo original Resultado Kernel
Artificios introducidos por la reducción del tamaño del archivo por decimación
Reducción del tamaño del archivo por promediación y decimación Kernel
Reducción del tamaño del archivo por promediación y decimación Kernel
Imagen sin artificios
Detección de bordes Kernel
Detección de bordes Kernel
Detección de bordes Kernel
Resultado de la detección de bordes