Diseño de Circuitos Integrados en Tecnología CMOS 2007
Programa Introducción y Repaso de física de semiconductores Máscaras Transistor MOS Layout en VLSI Circuitos digitales combinacionales Circuitod digitales secuenciales
Info Software de simulación: LTSpice Material del curso: Requisitos Herramientas de layout: Mentor/Tanner Material del curso: http://lcr.uns.edu.ar/electronica/posgrado/vlsi Requisitos Lectura material Realización de ejercicios Proyecto final (circuito a integrar) Bibliografía J. M. Rabaey, A. Chandrakasan, B. Nikolic, Digital Integrated Circuits, Prentice Hall Electronics and VLSI Series, 2003. ISBN: 0-13-597444-5 Calendario Martes 16 de Octubre y 6 de Noviembre no hay curso.
Ejemplo “autóctono” Tecnología TSMC 0.35 µm = 0.2 µm 3 mm
Ejemplo “autóctono” (2) 170.000 transistores Approx. 2 bloques 100 etapas por bloque 1 Contador de 12 bits por bloque
1 x
5 x
10 x
50 x
100 x
200 x Inversor
Acceso a fabricación MOSIS (www.mosis.org) Precios de descuento para miembros de LACIS (bajo volumen): 2.2mm x 2.2mm (AMI 1.5µm) 980US$/4 = 246US$ 5 unidades 1.5mm x 1.5mm (AMI 0.5µm) 5000US$/4 = 1250US$ 5 unidades Mayores volúmenes implican menores costos Procesos disponibles AMI 1.5, 0.5 (Educacional) TSMC, IBM 0.35, 0.25, 0.18, 0.13 (Research)