La descarga está en progreso. Por favor, espere

La descarga está en progreso. Por favor, espere

MICROCONTROLADORES COMPATIBLES CON 8XC51

Presentaciones similares


Presentación del tema: "MICROCONTROLADORES COMPATIBLES CON 8XC51"— Transcripción de la presentación:

1 MICROCONTROLADORES COMPATIBLES CON 8XC51
SERIE AT89 MICROCONTROLADORES COMPATIBLES CON 8XC51

2 características del 8051 La familia del mC 8051 Microcontroladores
Es una familia de microcontroladores basados en el Este chip fue creado por INTEL en 1981 con las características siguientes: CPU de 8 bits Procesador Booleano con el cual puede realizar operaciones bit a bit 128 bytes de RAM interna 4 Kbytes de memoria de programa interna (ROM) 5 fuentes de interrupción con 2 niveles de prioridad 32 bits de entrada/salida direccionables bit a bit 1 puerto serie Full dúplex (UART) 2 Contadores-Temporizadores de 16 bits programables 1 oscilador para las señales de reloj Posibilidad de direccionar hasta 64Kbytes de memoria de programa externa Posibilidad de direccionar hasta 64Kbytes de memoria de datos externa varias velocidades desde 12MHz Posteriormente han sido desarrolladas otras versiones del 8051 con distintas características de RAM, ROM, etc.. FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

3 ARQUITECTURA INTERNA DEL 8051
La familia del mC 8051 Microcontroladores ARQUITECTURA INTERNA DEL 8051 DIAGRAMA DE BLOQUES 8051 Power Saving Modes Port0 Port1 Port2 RAM 128X8 CPU T0 T1 USART Port3 4Kx8 ROM FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

4 ARQUITECTURA INTERNA DEL 8051
La familia del mC 8051 Microcontroladores ARQUITECTURA INTERNA DEL 8051 DIAGRAMA DE BLOQUES 8052 Power Saving Modes Port0 Port1 Port2 RAM 256X8 CPU T0 T1 USART Port3 8Kx8 ROM T2 FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

5 ARQUITECTURA INTERNA DEL 8051
La familia del mC 8051 Microcontroladores ARQUITECTURA INTERNA DEL 8051 Interrupciones internas Interrupciones externas 4K ROM 128 bytes RAM Timer0 Timer1 Control del bus 4 Puertos E/S (32 líneas) Puerto serie 8051 CPU OSC Controlador de interrupciones Entradas a contadores Bus de datos/direcciones P0 P1 P2 P3 RD WR RxD TxD SFR FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

6 ARQUITECTURA INTERNA DEL 8051
La familia del mC 8051 Microcontroladores ARQUITECTURA INTERNA DEL 8051 Interrupciones internas Interrupciones externas ROM RAM Timer0 Timer1 Timer2 Módulo PCA Control del bus 4 Puertos E/S Puerto serie CPU OSC Controlador de interrupciones Entradas a contadores Bus de datos/direcciones P0 P1 P2 P3 RD WR RxD TxD FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

7 ARQUITECTURA INTERNA DEL 8051
La familia del mC 8051 Microcontroladores ARQUITECTURA INTERNA DEL 8051 FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

8 Otros miembros de la familia y los clones
La familia del mC 8051 Microcontroladores Otros miembros de la familia y los clones AMD Analog Devices Atmel Cygnal Integrated Products Cypress Dallas Semiconductor Infineon Intel OKI Semiconductor Philips SMC TDK TI Temic Semiconductor Triscend ST Microelectronics Winbond Hyundai Fabricantes de mC’s compatibles con el 8051 FACULTAD DE CIENCIAS/ UASLP Carlos E. Canto Quintal

9 MICROCONTROLADORES FLASH DE ATMEL

10 SOCKET DROP-INS AT89C AT89C AT89C55 FLASH K K K SRAM T/Cs SPEED

11 EMPAQUE 20 PIN 20 PIN FLASH 1K 2K SRAM 64 128 T/Cs 1 2 COMPARADOR 1 1
SMALL FOOTPRINT MCUs AT89C AT89C2051 EMPAQUE 20 PIN 20 PIN FLASH 1K 2K SRAM T/Cs COMPARADOR MANEJO IOL 20mA 20mA

12 ATMEL AT89C2051 Pines y Descripción
El 2051 es un microcontrolador CMOS de 8 bits, de altas prestaciones de bajo voltaje (2.7 V- 6V) Con 2 Kbytes de memoria Flash programmable y borrable de solo lectura (EPROM). Este dispositivo es compatible en instrucciones y pines con el El tiene las siguientes carcterísticas: 2 Kbytes de Flash 128 bytes de RAM 15 líneas de E/S Dos timers/contadores de 16-bit 5 vectores con dos niveles de interrupción puerto serie full duplex comparador análogo de precisión oscilador en chip y circuito de reloj

13 ATMEL AT89C2051 El 2051 está diseñado con lógica estática para que opere a frecuencia cero y soporta dos modos de horro de energía seleccionables por programa. El modo ocioso: detiene el CPU pero permite que la RAM, los timers/contadores, puerto serial y sistema de interrupciones continúen funcionando. El modo Power Down: salva el contenido de la RAM pero congela el oscilador deshabilitando todas las demás funciones del chip hasta que se de el siguiente reset por hardware.

14 Arquitectura interna del ATMEL AT89C2051

15 Easy-Downloader V1.1 para ATMEL 89C2051/4051

16 EJEMPLO DE APLICACIÓN DEL ATMEL AT89C2051

17 EL AT89S8252 CPU ES UN NÚCLEO ’52 MEJORADO
– RECUPERACIÓN POR INTERRUPCIÓN DEL MODO POWER DOWN – TEMPORIZADOR DE PERRO GUARDIÁN (WATCHDOG TIMER) – APUNTADOR DE DATO DOBLE – INTERFASE SERIAL SPI ARQUITECTURA DE MEMORIA AWAKETM – 8K BYTES FLASH DESCARGABLE VIA SPI – 2K BYTES DE EE-PROM ABORDO CON 100K CICLOS DE BORRADO/ESCRITURA – PUEDE EJECUTAR DE LA FLASH MIENTRAS ESCRIBE A LA EEPROM STANDARD DISPONIBLES EN PARTES ESTÁNDAR Y LV Q296 AT89S8252 DESCARGABLE ISP

18 AT89S8252 BLOCK DIAGRAM

19

20


Descargar ppt "MICROCONTROLADORES COMPATIBLES CON 8XC51"

Presentaciones similares


Anuncios Google