Descargar la presentación
La descarga está en progreso. Por favor, espere
Publicada porVenceslás Viloria Modificado hace 10 años
1
Obtención de las funciones parciales y de salida 1 3 4 2 5
2
6 9 7 8 10
3
1.- En una puerta NAND de 8 entradas si cuatro de ellas se conectan a nivel l ó gico “ 0 ”, su salida toma un valor: Alta impedancia Indeterminado Valor l ó gico ´1´ CUESTIONES 2.- Las formas de onda adjuntas corresponden a las entradas y salidas de un circuito combinacional, a la vista de ellas, puede decirse que: E1 E2 Salida La salida realiza la funci ó n l ó gica AND. La salida realiza la funci ó n l ó gica NOR La salida no puede ser correcta.
4
3.- En los circuitos CMOS, ¿ cu á l de las siguientes afirmaciones es cierta?: Cuando dos transistores est á n conectados en paralelo en la red nMOS, los de las mismas entradas en la red pMOS est á n en paralelo. Cuando dos transistores est á n conectados en serie en la red nMOS, los de las mismas entradas en la red pMOS est á n en serie. Cuando dos transistores est á n conectados en serie en la red nMOS, los de las mismas entradas en la red pMOS están en paralelo
5
EJERCICIO Dada la funci ó n 1)Implem é ntese con puertas l ó gicas b á sicas. 2)Desarr ó llese la funci ó n mediante el teorema de Shannon en las variables a y b, e implem é ntese con un multiplexor. ¿ Qu é dimensiones m í nimas deber á tener el multiplexor? ¿ Las entradas del multiplexor cuantos valores diferentes pueden tomar? 3)Desarr ó llese la funci ó n mediante el teorema de Shanonn en las tres variables e implem é ntense con un multiplexor. ¿ Qu é dimensiones m í nimas deber á tener el multiplexor? ¿ Las entradas del multiplexor cuantos valores diferentes pueden tomar?
Presentaciones similares
© 2025 SlidePlayer.es Inc.
All rights reserved.