La descarga está en progreso. Por favor, espere

La descarga está en progreso. Por favor, espere

Proyecto Lógica Digital

Presentaciones similares


Presentación del tema: "Proyecto Lógica Digital"— Transcripción de la presentación:

1

2 Componentes ComponenteCantidadComponenteCantidad Puente de diodos1Resistencia 220Ω5 Cable1Resistencia 10 kΩ2 Regulador 78051Leds7 Capacitor 2200 µF1Interruptor SPDT2 Capacitor 1µF1Botón1 Capacitor 0.1µF174LS732 Resistencia 1 kΩ174LS111 Resistencia 6.8 kΩ174LS321 IC 555174LS041

3 Tip Para completar la tabla utilizamos X=no importa.

4 Mapas de Karnaugh: Y=ABX'+ABX A+1: J=C,K=1 B+1: J=A'X, K=A+X C+1: J=1, K=A

5

6 1. Rectificación de tensión ➔ Transformador 110V a 15V ➔ Puente de diodos, el capacitor y el regulador 7805 a 5V

7 Se anadió un capacitor más de 1 µF

8 2. Secuencia ➔ CI 555 a 1s ➔ Pull down, entrada X (abajo 0 o descativado, arriba 1 o activado), botón de CLK pulsador

9 Tip Utilizamos un lector de señal digital

10

11 3. Flips Flops y componentes lógicos Flip Flops en flanco negativo ➔ Vcc=1 y GRD=0 ➔ Siempre utilizamos Q, no Q’ para evitar una inversión del bit

12

13

14 Tip Revisión del Flip Flop con un lector de señal digital Solo se utilizó un NOT.

15 Problemas presentados y soluciones  Flip Flop  Cables Mapas de Karnaugh: Corrección de salida Y=AB'X + ABX' Surgieron caídas de voltaje:  1 µF para aumentar la tensión  Se cambió de lugar entre cables y resistencias para corregir este problema

16

17

18


Descargar ppt "Proyecto Lógica Digital"

Presentaciones similares


Anuncios Google