Descargar la presentación
La descarga está en progreso. Por favor, espere
Publicada porMaría del Rosario Piñeiro Rodríguez Modificado hace 6 años
1
Desarrollo de soft IP cores para el control de dispositivos de E/S
Ingeniería Electrónica Proyectos 2002 Desarrollo de soft IP cores para el control de dispositivos de E/S Francisco Javier Pérez Gómez
2
Objetivo IP Cores Lógica programable (FPGA) VHDL
3
Etapas del diseño (I) Especificaciones iniciales División en bloques
Descripción RT + controlador Codificación
4
Etapas del diseño(II) Validación funcional (simulación)
Síntesis lógica Implementación física
5
Señales de vídeo (I) Colores RGB Barridos
6
Señales de vídeo (II) Compresión Sensibilidad ojo humano
Separación luminancia y color (CSC) Reducción ancho de banda Modulación (Video compuesto) Efecto parpadeo Barrido entrelazado
7
Señales de vídeo (III) Señal RGB Señal video compuesto
8
Conversión espacio de color
Señales de vídeo (IV) Conversión espacio de color Video compuesto
9
Señales de vídeo (V) Barrido entrelazado Barrido progresivo
10
Placa de prototipado Video compuesto Video VGA
11
Diseño (I) Decodificación señal de vídeo Tratamiento de señal
Extracción referencias temporización Separación componentes Y, B-Y, R-Y Tratamiento de señal Conversión monocroma Barrido entrelazado >> Barrido progresivo Otras operaciones Pausa (Still Frame) Inicialización dispositivos externos
12
Diseño (II) Diagrama de bloques
13
Integración video - PC
Presentaciones similares
© 2025 SlidePlayer.es Inc.
All rights reserved.