La descarga está en progreso. Por favor, espere

La descarga está en progreso. Por favor, espere

Alumno: Gerardo Mario Valdés Ortega

Presentaciones similares


Presentación del tema: "Alumno: Gerardo Mario Valdés Ortega"— Transcripción de la presentación:

1 Alumno: Gerardo Mario Valdés Ortega
Matricula: Asignatura: Arquitectura de computadoras Cuatrimestre: Cuarto Carrera: Licenciatura en Tecnologías de la Información y Comunicación. Actividad: Mapa conceptual Fecha de entrega:

2 Arquitectura Computadoras
Pueden ser: Arquitectura Computadoras Circuitos combinatorios Multiplexores Demultiplexores Codificadores Decodificadores Es un También llamado Dispositivo Para estos Circuitos que Es un Circuito con 2ˆn líneas de entrada de datos y una de salida, con una línea de entrada de datos especifica Tienen una entrada que es transferida a una de las m posibles líneas de salida, la cual vendrá direccionada por los n bits de selección (2ˆn=m) Que cuando está activado selecciona una de varias líneas de salida basándose en el código de entrada Circuito digital que ejecuta la operación inversa de un decodificador Síncronos Circuitos secuenciales En los sistemas Cuando Es de dos tipos Una aplicación es Asíncronos Uno de varios dispositivos desea enviar señales a una computadora, solo una entrada puede estar activa Síncronos los tiempos exactos en que alguna salida puede cambiar de estado se determinan por medio de una señal denominada reloj o clock, esta señal de reloj consiste en una serie de pulsos rectangulares o cuadrados MUX, de 2ˆn a 1 DEMUX, de 1 a 2ˆn Seleccionar uno de muchos dispositivos que tiene una única dirección la cual sería la entrada del decodificador, una salida estaría activa para seleccionar el dispositivo seleccionado Incluyen Son los que No se crea tabla de verdad, sino tabla de función, y el nombre refiere las entradas, aunque se deben de sumar 1 entrada por cada 4 (4x1 = cuatro entradas, 8x1 = 11 entradas) Un bit de entrada de habilitación No requieren una señal de reloj; los cambios dependen del variar de los valores de las entradas del circuito Es de dos tipos Con prioridad Sin prioridad Los contadores Es de dos tipos El cambio de variables internas se produce por Y registros de desplazamiento son una cadena de flip-flops (biestables) Memoria Excitadores No excitadores ROM Son Nivel Cambios de nivel No volátiles, son de acceso aleatorio pero solo permite acciones de lectura Existen 4 Cuando Es de dos tipos Este sistema permite que las variables de entrada actúen sobre el sistema en el instante en el que la señal de reloj tome un determinado nivel lógico ( 0 ó 1) Cuando Tipos de Flip Flops Ambas pueden ser La acción de las variables de entrada sobre el sistema se produce cuando ocurre un flanco activo del reloj, puede ser de subida o bajada ( 0 a 1 ó 1 a 0) RAM Los cuales son Se accede en forma directa a cada una de las celdas individuales de almacenamiento, indicando la posición absoluta de la dirección de memoria, mediante la codificación adecuada en el bus de direcciones Bipolares MOS Flip-flop SR Tam- bién Permiten realizar operaciones de lectura-escritura, son volátiles, rápidas, económicas y de fácil manejo Es el A esta : Retiene o almacena un único bit de información . Flip-flop T Unidades funcionales BIOS IRQ’s Canales DMA Este Flip.flop Flip-flop JK Integradas por Alterna sus estados, cuando sus entradas están ambas en 1 Es Direcciones E/S Similar al SR, excepto cuando las 2 entradas valen 1 de manera simultanea el circuito conmuta el estado anterior de su salida Flip-flop D También Sistemas de almacenamiento de comunicación Puertos de comunicación Llamado biestables de retardo, retrasa un 0 o un 1 aplicado a la entrada durante un pulso de reloj.


Descargar ppt "Alumno: Gerardo Mario Valdés Ortega"

Presentaciones similares


Anuncios Google